请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LMK04828 大家好、团队、
我们使用1个 FPGA 通过4线 SPI 驱动3个 LMK04828、请注意 CS 引脚是分开的、但其他 SPI 引脚是共享线路。
对于引脚配置、0x149设置为0x73。
问题在于:
当我们完成读取 一 个 LMK04828寄存器时,MISO 引脚不是高阻抗状态。 因为、当更多 LMK04828共享同一条线路时、MISO 电压会更低、这会导致 FPGA 无法正常读回寄存器。 我们怀疑 MISO 引脚不是真正的高阻抗。
是否有针对多 LMK 案例的应用建议? 谢谢你。
此致、
强