This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:多 LMK04828 SPI 问题

Guru**** 2538930 points
Other Parts Discussed in Thread: LMK04828

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/986709/lmk04828-multi-lmk04828-spi-issue

器件型号:LMK04828

大家好、团队、

我们使用1个 FPGA 通过4线 SPI 驱动3个 LMK04828、请注意 CS 引脚是分开的、但其他 SPI 引脚是共享线路。

对于引脚配置、0x149设置为0x73。

问题在于:

当我们完成读取 一 个 LMK04828寄存器时,MISO 引脚不是高阻抗状态。 因为、当更多 LMK04828共享同一条线路时、MISO 电压会更低、这会导致 FPGA 无法正常读回寄存器。 我们怀疑 MISO 引脚不是真正的高阻抗。

是否有针对多 LMK 案例的应用建议? 谢谢你。

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Qiang、

    我的同事将在 几 个小时后回来。

    此致、
    Hao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Qiang、

    您是否有一个原理图显示了它们是如何连接 SPI 接口的?

    似乎他们在所有器件上使用 CLKIN_SEL1作为4线配置中的共享 MISO (请确认?) 但将0x149设置为0x73将 CLKIN_SEL1设置为推挽输出类型。 SDIO_RDBK_TYPE 仅适用于 SDIO 引脚。 如果他们希望 CLKIN_SEL1等备用输出为高阻抗、则必须将输出格式设置为开漏、例如0x149=0x76、并使用外部上拉电阻器。

    此致、