This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04826:输出时钟的抖动约为每1到5秒发生一次

Guru**** 2510095 points
Other Parts Discussed in Thread: LMK04826, AFE58JD28

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/990923/lmk04826-output-clock-have-jitter-about-every-1-to-5-second

器件型号:LMK04826
主题中讨论的其他器件: AFE58JD28

您好!

我现在正在使用 LMK04826、并在2模式下使用它:

时钟分配模式、Clkin1引脚中具有125MHz 时钟、41.667MHz 时钟输出;

仅 PLL2模式、OSCin 引脚中具有100MHz 时钟、60MHz 时钟输出;

两种模式下的输出时钟大约每1到5秒就会出现抖动

如何解决此问题?

非常感谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、

    输出格式是什么? 您能否共享原理图?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    输出格式为 LVDS。

    关于原理图、我们只需复制 AFE58JD28 LMK 输入器件并重新映射输出器件即可连接更多 AFE。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、

    您的信号看起来不像 LVDS 信号。 您能否提供原理图? 您无需提供完整的原理图、我只想介绍 LMK 输出和接收器之间的互连。  

    如果即使在分配模式下也有相同的周期性干扰、我确信这些干扰来自外部强制。 例如、电源。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel、您好!

    信号来自 LVDS p/n 引脚、我未检测到差分对。

    我还尝试断开 LMK 输出和接收器之间的电容器、然后检测 LMK 引脚。 它还具有类似的抖动。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、

    尝试在电容器的左侧放置100Ω Ω 电阻器、这将确保 LVDS 驱动器在输出引脚之间有一条电流路径。  

    BTW、您的原理图有几个问题。

    不应在 CMOS XO (Y2)的输出端直接放置一个50Ω Ω 分流器、直流电流可能非常高。 我们建议将输出与50Ω Ω 分流器进行交流耦合。

    Y7也是 CMOS XO 吗? 在这种情况下,您可能需要减小进入 OSCin*引脚的电压摆幅,最大值 输入摆幅为2.4V。