This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPL5111:时钟放大器;计时论坛

Guru**** 2390735 points
Other Parts Discussed in Thread: TPL5111
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1003392/tpl5111-clock-timing-forum

器件型号:TPL5111

尊敬的所有人:  

触发复位后、MCU 的默认输出为上拉电阻、 因此当启用 LDO 时、EN_TC 为高电平。  我想知道当 MCU GPIO 引脚的默认状态为高电平时如何解决这种情况?  谢谢你。

xview。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    xview、您好!

    您能否提供 TPL5111、MCU 和 LDO 之间的连接图?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel、您好!

    TPL5111和 LDO 的原理图如下所示、

    NEN_PW33引脚连接 到 MCU 的 GPIO 引脚。  MCU GPIO 引脚的默认状态为高电平、因此当 TPL5111的 OUT 引脚为高电平时已触发 DONE 引脚。  您对解决此问题有什么想法吗?

    谢谢你。

    xview。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    xview、您好!

    我们在 TPL5111上什么也做不到。 您应该检查 MCU 规格、看看内部上拉电阻是否为弱上拉电阻。 在这种 kΩ 下、您可以在该 GPIO 引脚上放置一个1kΩ Ω(或几 μ A)下拉电阻器、以使其始终处于低电平。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel、您好!

    好主意!  我将添加一个下拉电阻器来尝试该功能。  谢谢。

    xview。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel、您好!

    我在 GPIO 引脚上放置了一个1KΩ Ω 下拉电阻器、 它工作正常!   

    非常感谢。

    xview。