This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCS502:输入信号要求

Guru**** 2551570 points
Other Parts Discussed in Thread: CDCS502

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/999362/cdcs502-input-signal-requirements

器件型号:CDCS502

您好专家、

我的客户使用 CDCS502添加 SSCG 功能。

但是、它们在输入信号的振幅方面存在问题。

它们的波形符合 VI 阈值、但不符合 VIL/VIH。

输入信号

VDD = 3.3V

最大值= 1.9V < Vdd x 0.7 = 2.31V

最小值= 1.14V > Vdd x 0.3 = 0.99V

请给我建议。  它们是否需要满足 VIL/VIH 规格?(或者  、由于波形在 VI 阈值附近振荡、这是否没有问题?)

谢谢

穆克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Muk、

    CDCS502的参考时钟应为 LVCMOS。 因此需要满足输入要求。

    此致、
    Hao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Hao、

    您对解决方案有什么想法吗?

    它们使用 DSX321G (10.0352MHz、 负载电容:16pF (定制)、最大80 Ω)。

    他们应该更换晶体吗?

    您对选择晶体有什么建议吗? 晶体的哪个参数会影响此问题?  

    此外、您是否对外部电路、PCB 布局等有任何想法?

    谢谢

    穆克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Muk、

    只要晶振满足数据表中的建议、就没有问题。

    布局没有特殊要求。 一般规则、例如将信号布线之间的距离至少保持为布线宽度的3倍。 可靠的接地层、以避免串扰等

    此致、
    Hao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Hao、

    您认为这个问题的原因是 输入信号幅值不够的?

    客户认为、DSX321G 与数据表建议不存在任何问题。  

    谢谢

    穆克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Muk、

    有一些误解。 此芯片接受两种输入- XTAL (晶体谐振器、这是一个无源器件)和外部基准时钟(XO -晶体振荡器等激活器件的时钟信号)。

    VIH/VIL 要求针对的是有源时钟源、而不是 XTAL。 没有测量 XTAL 电压的点。 有关 XTAL 的更多背景知识、请访问:  

    https://www.ti.com/lit/an/snaa331/snaa331.pdf?ts=1620709272315&ref_url=https%253A%252F%252Fwww.ti.com%252Fproduct%252FCDCE6214-Q1

    此致、
    Hao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    非常感谢您的回答!

    穆克