This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 如何在相同频率下将20%占空比信号转换为恰好50%的占空比?

Guru**** 2387830 points
Other Parts Discussed in Thread: CD4046B
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/877546/how-do-i-convert-a-20-duty-cycle-signal-to-exactly-50-duty-cycle-at-the-same-frequency

主题中讨论的其他器件:CD4046B

德州仪器(TI)是否有一个简单电路将400kHz 时的20%占空比信号转换为恰好50%占空比?

频率应保持不变。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Stephen:

    通常、校正任意频率上占空比的最简单方法是使用 PLL。 TI 的大多数 PLL 旨在用于高于1MHz 的频率、但有一些较旧的 PLL、例如 CD4046B、可能适合您的需求。 顺便提一下、CD4046B 在50%占空比输入下的运行效果最佳、但这很容易安排:只需将400kHz 输入频率除以2的任意倍数、您就可以获得50%的占空比。 可以想象、整个电路可以使用基准分频和 N 分频器、CD4046B 和一些无源器件的两个切换触发器完成。 对于更简单的 PLL 电路、我建议您浏览 PLL 的专用逻辑目录、因为可能存在一个也包含可编程基准分频器的旧 PLL 电路。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    早上好、Derek、

    非常感谢您的详细回答。

    我唯一的问题是频率应保持不变。

    频率变化来实现的。 我需要将窄占空比转换为50%占空比、频率保持不变。

    此致、Stephen。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Stephen:

    PLL 可用作频率合成器。 PLL 的输入可能会改变、但由压控振荡器生成的输出频率将更高、并且可以分频至适当的输出频率。 因此、在这种情况下、CD4046B 电压控制振荡器将生成占空比为50%的400kHz 频率、并且只有 PLL 相位检测器的输入将减少到200kHz (但占空比为50%)。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek:

    非常感谢您的回复。

    此致、

    斯蒂芬。