This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04821:同步事件后的基线 DCLK/SYSREF 相位偏移、无额外延迟

Guru**** 2531950 points
Other Parts Discussed in Thread: LMK04821

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/874929/lmk04821-baseline-dclk-sysref-phase-offset-after-sync-event-and-without-additional-delays

器件型号:LMK04821

您好!

我们有一个在子类1模式下使用 LMK04821生成 JESD204B 器件时钟/连续 SYSREF 的应用。 我们遵循了数据表中提供的方法、以实现 DCLK 和 SDCLK 之间的确定性相位关系、现在正在对两条路径中的各种数字延迟进行粗调、以满足采样/保持时序要求。 前六个输出组连接到 JESD 转换器和 FPGA、而我们将示波器连接到最后一个输出组。 SYSREF 分频器是所有 DCLK 分频器的整数倍。

当所有延迟被禁用/断电时、我们预计会看到 DCLK 和 SDCLK 边沿对齐(由于整数倍)、可能会出现~50ps 的偏差。 但是、DCLK 和 SDCLK 输出的上升沿之间存在一个较大的(但在同步事件之后、是确定性的)相位偏移、这似乎也取决于 DCLK 分频器值。 这是预期行为吗? 也就是说、我们是否应该使用探测输出组来调整延迟、直到在示波器上满足采样/保持时间、从而实现~100ps 的安全裕度、然后将相应的设置传输到连接到其他器件的时钟组1-6?

谢谢、致以诚挚的问候
David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    我希望延迟行为取决于 SYSREF 分频器值、更不是取决于 DCLK 分频器值。 对于所有配置相同的组、一个组的设置应等效。

    这张图片应有助于阐明 DCLK 延迟和 SYSREF 延迟之间的关系:

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek:

    非常感谢您的回答、您提供的图片确实说明了时间安排。

    在未来版本的数据表中包含类似的数字可能是个好主意? 我认为您对 ts 和两个调整值的解释要比目前写的要清楚得多。

    再次感谢、致以诚挚的问候
    David