This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:LMX2594配置

Guru**** 2390775 points
Other Parts Discussed in Thread: LMX2594, LMK04208

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/874381/lmx2594-lmx2594-configuration

器件型号:LMX2594
主题中讨论的其他器件: LMK04208

您好!

我是 PLL 的初学者、没有很强的理论背景。 我想知道一些基本的东西。 我们有 ZCU111评估板、它具有 LMK04208和三个 LMX2594。 我可以理解、LMK04208使用 122.88MHz (在当前设置中)为 LMX2594 PLL 馈送信号、以生成 RFdac-ADC 所需的频率。 我已经下载了 TICS Pro 工具(这是一个非常有用的工具)来生成和导出 LMX2594所需的寄存器。
因此,如果我需要250MHz 而不是245.76MHz (第二个频率很容易产生,因为它需要整数 PLL,如果我错的话,请纠正我的错误) 我应该使 PLL 为小数、还是应该将 LMK04208编程到适当的频率、以便在 LMX2594中再次使用整数 PLL? 使用小数 PLL 是否有缺点? 在实现所需 PLL 频率的两种方法中、哪一种是最佳的?

提前感谢、
此致、

Theo Kontogiorgis

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    在使用分数 N PLL 与整数时有一些折衷 、 更好的取决于具体的系统用例。 在 Frac N 中  、由于小数分频器、杂散频率的可能性更大。 使用小数 N 分频器还 可实现更高的相位检测器频率、从而降低带内本底噪声。

    您可以采用建议的任一种方法、但最简单的方法可能是使用分数 N 分频器将 LMK2594输出更改为125MHz。  如果分数杂散对系统性能有任何影响、则可以考虑将基准输入更改为125MHz。

    请查看我们的 TI 高精度实验室、了解有关 PLL 的新培训材料、该材料将在1月底之前提供。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    非常感谢您的快速回答、非常感谢。

    此致

    Kontogiorgis

    Noesis Technologies