This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:如何在多条 LMK04828路径上实现 DCLK/SYSREF 生成的最佳同步。

Guru**** 2540720 points
Other Parts Discussed in Thread: LMK04828

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/869840/lmk04828-how-to-best-synchronize-dclk-sysref-generations-on-multiple-lmk04828-paths

器件型号:LMK04828

您好!

我们有多个 LMK04828器件/通道。 它们都具有相同的设置、因此基本上仅是完全相同的 LMK04828通道的多个副本。 我们希望在所有这些 LMK04828通道上同步 DCLK/SYSREF 生成、并且我们希望同步 SYNC/SYSREF_REQ 引脚的驱动、以便所有这些 LMK04828器件同时注册 SYSREF 请求、从而同时生成 DCLK/SYSREF 对 时间。

我们将使用125MHz 外部时钟馈送 CLKin1。 VCO 的运行频率为3GHz、DCLK 的运行频率为1GHz。 我们希望所有 LMK04828器件同时在同一个1GHz DCLK 输出上生成 SYSREF 脉冲。

我们有几个问题。

1) 1) SYSREF_REQ 信号是如何寄存的? 它是使用125MHz CLKIN1输入在内部注册的吗? 此外、一个时钟周期是否足够长、足以支持该请求信号的持续时间?

2) 2)如果我们要匹配125MHz CLKIN1的相位以确保所有 LMK04828器件在时序上看到相同的时钟和相同的 SYSREF_REQ 脉冲、我们能否假定所有这些 LMK04828器件同时生成 DCLK/SYSREF 对?

感谢您的帮助、

Tyler

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    请参阅此应用手册、其中介绍了同步多个 LMK04828器件的选项。

    此致、

    Liam

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Liam、您好!

    感谢您提供应用手册。 我们正在考虑应用手册中提到的分频器复位方法来进行同步。

    一个问题是、当我们生成进入 SYNC/SYSREF_REQ 引脚的脉冲时、LMK04828会在输入时钟的上升沿还是下降沿对该信号进行采样吗?

    谢谢、

    Tyler

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Tyler、

    SYNC/SYSREF_REQ 引脚在上升沿触发。

    此致、