This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:LMK04828工作模式

Guru**** 2539760 points
Other Parts Discussed in Thread: LMK04828, LMK04832

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/892809/lmk04828-lmk04828-modes-of-operation

器件型号:LMK04828
主题中讨论的其他器件: LMK04832

您好!

我们需要在以下提到的模式下使用 LMK04828 IC:

  • 配置1:双环路 PLL 模式,用于生成具有10MHz 基准输入的器件时钟和 SYSREF 时钟
  • 配置2:时钟分配模式,器件配置为 JESD 时钟缓冲器。 外部时钟频率应为3GHz。  

需要以下有关配置2的说明:

  • 器件能否支持配置2?
  • 如果是、能否将3GHz 时钟提供给 Fin 引脚(引脚34)
  • Fin 引脚是否支持50 Ω 正弦输入?
  • 在时钟分配模式下、是否可以关闭内部 VCX0以避免伪波

谢谢、

Ayesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ayesha、

    1. 支持配置2。 时钟和 SYSREF 分频器由时钟分配路径供电、时钟分配路径可以是 VCO 或 Fin. 时钟分频器也可以设置为1 (如果启用了占空比校正)、或者如果需要、可以完全旁路分频器/数字延迟块。 请注意、如果您计划使用3GHz 输出、所提供时钟输出格式的振幅将在高频时衰减; LMK04832还满足您对配置2的要求、与 LMK04828引脚对引脚兼容、并在旁路模式下包含 CML 输出格式、以便在高频下保持合理的输出振幅。
    2. FIN 引脚可接受高达3.1GHz 的频率。
    3. 是的、Fin 支持50Ω μ s 源正弦波输入。 您需要在交流耦合电容器之前使用一个外部50Ω Ω 电阻器进行端接(Fin 引脚自偏置、而50Ω Ω 电阻器会影响偏置)。 确保将 CLKIN1_TYPE 寄存器设置为"双极"模式、并通过0.1µF 对输入进行交流耦合。 差分对中未使用的引脚应通过0.1µF Ω 连接到 GND。 单端 Fin 引脚电压不应超过2Vpp、压摆率应> 0.5V/ns (正弦波压摆率= 2π* Fin* Vpk、例如对于3GHz 200mVpp 信号2π* 3GHz *(0.2Vpp/2)= 1.8V/ns
    4. 是的、在分配模式下、可以禁用内部 VCO 和 PLL、以最大程度地减少杂散耦合。 在 LMK04828的 TICS Pro 软件 GUI 中、有一个"设置模式"页面、您可以使用该页面设置分配模式、其中显示了可断电的各种模块。 这至少包括 PLL1_PD、PLL2_PD、PLL2_PRE_PD、VCO_PD、 和 VCO_LDO_PD

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek:

    感谢您的回复。

    我们需要将3GHz 时钟分频为150MHz - Dev Clk、这应该可以通过内部分频器实现。 有关 CLKINx_TYPE 的说明。 对于 LVDS/LVPECL 信号、建议将其设置为双极。 它是否也支持单端正弦。 我已附上实现方案的顶层方框图。 请告诉我、将 OSCout 引脚配置为基准 CLKIN 是否会有任何问题、或者最好使用额外的 SPDT 并仅使用 CLKin0作为10MHz 基准时钟输入。

    谢谢、

    Ayesha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ayesha、

    请注意、CLKin2/OSCout 在 OSCout LVPECL 模式下初始化。 为了避免 OSCout 反向驱动 SPDT 开关的情况、只需确保 OSCout 上没有发射器电阻器偏置、并且驱动器在启动时将无法驱动任何东西。 然后在 POR 之后、将 OSCout 更改为 CLKin2、并且不需要额外的工作。

    双极模式可用于正弦波输入。 但对于10MHz 正弦波、由于低频、您可能难以获得可接受的压摆率。 2π*10MHz*1Vpk = 0.06V/ns、而数据表中建议的最小压摆率为0.1V/ns。 削波正弦或 LVCMOS 在10MHz 下可以更好地工作、因为压摆率可以在不超过 Vpp 限制的情况下得到大幅改善。 在双极模式下、确保将 CLKin0和 CLKin2上的 Vpp 振幅限制为2.4V。 如果用作 PLL1的输入、则双极模式中的 CLKIN1应限制为2.4Vpp;如果用作 Fin.

    对于 CLKin0上的 TCXO、如果预计振幅为整个3.3V LVCMOS 范围、则应改为将 CLKIN0_TYPE 配置为 MOS 模式并使用直流耦合输入。 数据表指定了单端 MOS 模式电压电平可以介于0V 和 VCC 之间的任何值。 对于 CLKin2、可能需要一个额外的级来获得削波正弦、或者转换到 LVCMOS、以使压摆率保持在0.1V/ns 以上。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Derek:

    注意到的要点。 感谢您的回复

    此致、

    Ayesha