This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK01801:从电源引脚汲取的电流

Guru**** 2524460 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/888991/lmk01801-current-drawn-from-power-pins

器件型号:LMK01801

尊敬的 TI 团队:

在数据表表表9-1中、基于功能块的电流消耗如下所示:
内核电流
2.组 A 电流
3.组 B 电流
缓冲器
5.输出分频器
6.输入分频器
7.模拟延迟
8. LVDS 时钟输出缓冲器

它们如何根据从各个电源引脚汲取的电流进行映射:

(a) VCC8_dig =
(b) VCC4_BIAS =
(C) VCC2_CLKIN0 =
(D) VCC6_CLKIN1 =
(e) VCC1_CLKOUT0_1_2_3 =
(f) VCC3_CLKOUT4_5_6_7 =
(g) VCC5_CLKOUT8_9_10_11 =
(h) VCC7_CLKOUT12_13 =

谢谢、此致、
Binayak

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Binayak 您好!  

    击穿不完全是1 - 1。 根据每个组内启用/加电的内容、几个电源引脚可能会发生变化。  

    组 A/组 B:Vcc2 / Vcc6 -一个 CLKin0 / CLKin1与1个输出一起使用时、就会观察到典型值。  

    缓冲器:Vcc1、Vcc3、Vcc5、Vcc7 -只要打开该输出组内的1个输出、就会观察到该典型电平。  

    输出分频器:Vcc1、Vcc3、Vcc5、Vcc7 -请注意、数据表方框图的第2页中显示了4个输出分频器、因此如果未使用输出组的输出、则不使用该输出分频器。  

    输入分频器:Vcc2/Vcc6  

    模拟延迟:Vcc7 (仅在输出12/13上可用)  

    LVDS 时钟输出缓冲器(n 和 p 之间100欧姆端接):Vcc1、Vcc3、Vcc5、Vcc7。 这是每个通道的编号。  

    例如、如果所有输出都处于带有输出分频器1的 LVDS 模式(表5.4的条件)、请使用表9.1中的指导原则:

    - LVDS:136mA (12 * 9 + 14 * 2)  

    -输入分压器:18mA (9 * 2)  

    -组 A / B:47mA (25 + 22)  

    -缓冲器:60mA (15+15+15+15)  

    -输出 div:78mA (21 * 3 + 15)  

    -无模拟延迟  

    339mA 的总电流、与表5.4一致。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Amin:

    感谢您的结账。

    由于我的另一个线程与该线程密切相关、我在  该线程中发布了一个有关 VCC8_DIG 和 VCC4_BIAS 的小后续问题: https://e2e.ti.com/support/clock-and-timing/f/48/t/888584

     

    谢谢、此致、

    Binayak