请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LMK04610 主题中讨论的其他器件: CODELOADER、 LMK62I0-100M
工具/软件:WEBENCH设计工具
您好!
可能注意 到时钟架构不再工作。
遗憾的是 、LMK04610未在时钟设计工具和 CodeLoader 4中定义!
TI 方面是否正在进行一些工作来帮助设计人员处理此器件、或者我是否必须从数据表中手动进行所有计算?
我需要生成几个全相位同步的信号:
- 4个1000MHz (或将来为1500MHz)
- JESD204B 的4x 3.125MHz 作为 SysRef 信号
- 100 MHz
- 300 MHz
- 加电至时钟 FPGA 后为100MHz。 然后、它将 通过 SPI 配置 LMK04610。
我希望使用:
- LMK62I0-100M 用作 LMK04610的100MHz CLKIN0
- CVHD-950-100.000用作100MHz VCXO
- PLL2频率= 3000MHz
- 各个通道的分频器将为:
- 3.
- 1280
- 30
- 10.
- OSCout
但是、很多寄存器都没有说明要放入什么值。 例如:
10.2.2.1 PLL 环路滤波器设计
请联系 TI 了解应用要求、以获取优化的环路滤波器设置。
请帮助