This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK00804B-Q1:TCXO 的削波正弦波输入

Guru**** 2524460 points
Other Parts Discussed in Thread: LMK00804B-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/901112/lmk00804b-q1-clipped-sine-wave-input-from-tcxo

器件型号:LMK00804B-Q1

你好。

LMK00804B-Q1的其中一个输入是否可以接受来自 TCXO 器件等源的削波正弦波时钟信号?

当 TCXO 的数据表建议使用电容器将其输出与负载进行交流耦合时、最好使用什么输入和配置、在这种情况下、建议使用 LMK00804B-Q1的输入?

时钟信号的电平通常为1.0Vp-p、最小电平为0.8Vp-p

感谢您的支持。

Marco

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Marco:

    由于输入摆幅、您将需要使用差分输入 CLK_P/N。 一种实现方法是使用电阻分压器将 TCXO 与 CLK_N 进行交流耦合、并将 CLK_P 偏置为 VDD/2

    此致、
    通道

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Lane、下午好。

    感谢您的响应和指导。 我对此表示赞赏。

    您提供的信息和时钟输入配置非常有用。

    我怀疑我需要使用 CLK_N 输入、因为它在内部通过上拉和下拉电阻偏置到 VDD/2、但不确定如何处理 CLK_P 这意味着 CLK_P 也会使用外部电阻器偏置到 VDD/2、但我不需要将任何其他信号连接到它;对吗?

    由于使用 CLK_N 端口、LMK00804B-Q1的输出是否会相对于输入偏移180度?
    在我的应用中、这不应该是问题、因为使用该时钟输出的所有部件都将看到相同版本的时钟信号。

    此致、
    Marco

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Marco:

    正确、您无需将另一个信号连接到 CLK_P 输入

    同样正确、当仅使用反相输入时、时钟输出将进行相移。 但是、也可以使用 CLK_P 输入采取类似的方法来避免180度相移

    此致、
    通道