This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2571:单信号差分设置

Guru**** 2401335 points
Other Parts Discussed in Thread: LMX2571, LMK03328

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/966933/lmx2571-differential-setting-with-single-signal

器件型号:LMX2571
主题中讨论的其他器件: LMK03328

大家好

如果我们问 LMX2571、您会介意吗?


我们客户的 VC-TXCO (正弦波57.6MHz)为 Vpp=0.6V。
因此、在单端情况下、Vpp 至少需要1.4V 的电压。
因此、我们考虑使用如下所示的差值设置;
-IPBUF_SE_DIFF_SEL = 1.
-IPBUFDIFF_TERM = 1.



是否可以对其进行配置?
如果您在正弦波输入的情况下有一些注意事项、您能与我们分享一下吗?


相关的 如果可以,它需要多少 VOSCin 的电压?
我们假设它至少需要0.15×2=0.3V。
正确吗?


万一、VT (差分时钟的偏置电压)是多少?1/2Vcc、对吧?  


相关的 , 在差分时钟设置的情况下,偏置电压会增加 OSCin 引脚。
在单端设置的情况下、 偏置电压不会增加到 OSCin 引脚、对吧?
如果 IPBUFDIFF_TERM 位(R34)处于打开状态、尽管存在单端设置、偏置电压是否会增加到 OSCin 引脚?


如果您有 OSCin 引脚的方框图、可以与我们分享吗?
我们认为它类似于 LMK03328、如下所示;


此致、

大田松本

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Matsumoto-San、您好!

    1. 该配置可能起作用、但性能有限。 SR = 2π μ s * f * Vpk = 2π μ s * 57.6MHz * 0.3V = 0.1V/ns 压摆率、与典型的单端摆幅要求相比非常低。 PLL 可能会锁定、但性能可能不如数据表推荐值好。 如果您的客户能够驱动平衡-非平衡变压器以获得真正的差动输入、那将更好。
    2. 根据数据表表37中的定义、当配置为差分输入时、引脚上的最小要求为0.15Vpp。 不过、这假设另一个引脚也有输入。 如果使用单端、我建议您按建议至少0.3Vpp。 或者、使用平衡-非平衡变压器将满足0.6Vpp 单端信号的要求。
    3. VT 的标称值为 VCC/2。
    4. 是的、尽管存在单端终端、但每个引脚上都会添加 μ 50Ω 和偏置。
    5. 我现在没有方框图、但我可以在下周美国假期后寻找方框图。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Matsumoto-San、您好!

    这里是我们为 LMX2571输入缓冲器结构放置的方框图。 R1/R2连接至 VT 电压(VCC/2)。

    此致、