This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] WEBENCH®︎Tools/LMX2572:LMX2572上的 TICS Pro 错误:在同步模式下使用错误的 N 分频器最小值(prEN 分频器)

Guru**** 2387830 points
Other Parts Discussed in Thread: LMX2572
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/962638/webench-tools-lmx2572-tics-pro-bug-at-lmx2572-using-wrong-minimum-values-of-n-divider-at-sync-mode-pren-divider

器件型号:LMX2572

工具/软件:WEBENCHRegistered设计工具

您好论坛、

我认为 LMX2572器件的 PLLatinum Sim 软件 V1.5.6.0中存在错误、"支持请求"人员对此无能为力!

对于同步操作、需要一个2的 prEN 分频器、因此将反馈分频器 N 更改为 N'(= N / 2)。
在 LMX2572数据表"表3. 最小 N 分频器限制"是软件使用时提到的其他限制值!
它取决于混频顺序、我预计 N (其中 prEN 分频器处于最高 VCO 频率)的限制值为:
48、58、60、72、96
软件会显示在错误工具提示中:
56、56、64、72、88

请查看 PLLatinum 的以下图片以及随附的数据表:

https://ticsc.service-now.com/sys_attachment.do?view=true&sys_id=358e651c1b746450ad92ba63164bcbcf

目标是在具有或不具有相位调整/移位的整数模式下使用 PLL (当然、对于后一个所需的混频阶>= 2)和最小额外抖动。

此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Bjoem、

    您的图片未能通过。  

    无论如何、假设您的混搭订单=三阶且 VCO = 6.4GHz。 根据表3、最小值 N 为36。

    在未启用相位同步的情况下 N 为36。  

    使用相位同步时、"包含的通道分频"= 2、N 变为18、因此超出了最小值 N 要求。

    这是您想要的吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    此处再次显示缺失的图片:

    作为图片插入(与之前在开始条目中插入的相同):

    和作为文件链接:

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、布恩、

    哦、不、PLL SIM 错误。 我们将解决这个问题、很抱歉、造成了混乱。