This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828-EP:最小输出频率配置

Guru**** 2391245 points
Other Parts Discussed in Thread: LMK04828-EP, LMK04208, LMX2594

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/917783/lmk04828-ep-minimum-output-frequency-configuration

器件型号:LMK04828-EP
主题中讨论的其他器件: LMK04208LMX2594

您好论坛、

我正在研究将系统中的 LMK04208替换为 LMK04828-EP、只是在扩展温度范围内。

我们的 LMK04208配置为 LMX2594生成25.6MHz 的时钟输出。  LMK04828-EP 的产品页面显示最小频率为0.001MHz、因此我认为这是一种简单的替代方案。 但通过查看最小 VCO 频率和输出时钟分频器、我只能看到输出为2450 MHz/32 = 76.5625MHz。 通过查看 LMK04828B 页面、我看到您已将最小输出频率声明为0.289MHz、即最小 VCO 频率除以最大 SYSREF 频率(2370/8191 = 0.289...)。 我被引导至相信、对于04828B、EP 模型的这个极低输出频率实际上是最低的 SYSREF 频率、而不是常规时钟输出路径的频率。

有关最小频率的这一假设是否正确? 如果是、我是否限制了时钟路径上的76.5625MHz 频率? 此0.001MHz 输出是否假定外部 VCO 能够以低得多的频率运行? 我在这里缺少什么吗?

此外、如果难以进行此替代、是否有其他具有温度范围和更低输出频率的 LMK 产品可与04208媲美?

谢谢、

劳伦斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Lawrence、

    [引用用户="Lawrence Trevor1"]假设外部 VCO 可以在低得多的频率下工作、该0.001 MHz 输出是吗? 我是否在这里遗漏了什么?

    因此、您可能缺少的是最小输出频率取决于您使用器件的模式。  实际上、如果您为器件提供了1kHz 的输入、并将其用于分配模式、并且 SYSREF 分频器进行1kHz 分频、则可以生成1kHz/8191 = 0.1221... Hz。  因此、遗憾的是、对于任何工作模式、1kHz 的最小频率似乎都不正确...  除非您使用的外部 VCO 的最小频率为8.191MHz。

    通常、在较低频率下运行输出缓冲器不会出现问题。  但是、如果交流耦合、则需要注意的是、交流耦合电容器的大小需要与输出频率适当。

    LMK04828-EP 的时钟输出分频器确实限制为/32、因此您将无法实现25.6MHz。  但是、您可以使用 SYSREF 分频器、在连续模式下运行 SYSREF 输出、并产生低于25.6MHz 的 VCO 频率/8191、从而满足您的要求。  在 LMK04828-EP 上、奇数输出只能输出 SYSREF 时钟、因此在25.6MHz 下限制为6路输出、这与从 LMK04208获得的输出数量相当。

    您是否在 LMK04208上运行其他频率?  如果是这样、请记住、奇数输出时钟上的有源 SYSREF 时钟将对其共享偶数输出具有很强的串扰。  例如、OUT8和 OUT9会强烈串扰。

    请注意、LMK04828-EP 具有铅涂层 SnPb。

    73、
    Timothy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Timothy、感谢您的详细回答。

    为了扩展我的用例、我们还在 Xilinx RFSoC 应用的多个 LMX2594 (或可能的 LMX2694)之间进行同步、因此我们希望 LMK 仍然以大约8MHz 的频率生成 SYNC/SYSREF 信号、并且我们需要其中三个作为输出。 理想情况下(假设)、我们将使用 SYSREF 分频器来实现此目的、然后使用另一个时钟输出来驱动 LMX 的时钟。 似乎有大量输出可避免串扰。

    关于分配模式的问题:这会绕过正确的任何和所有 VCO & PLL? 不会进行任何时钟"清洁"、因此 OSCin 需要清洁、正确吗?

    无论如何、如果需要、我认为我们可以克服输出频率的变化。 我只是想了解 LMK 的其他模式、看看我们是否可以在没有这种改变的情况下离开。

    此致、

    劳伦斯