您好!
我的客户希望使用连续 SYSREF 在 FPGA 和 TI ADC/DAC 之间建立 JESD204B 链路。
在建立 JESD204B 链路后、他们希望禁用连续 SYSREF、以防止出现不必要的串扰。
问题1:
要启用连续 SYSREF、只需要数据表的 table1寄存器设置、不需要 SYNC/SYSREF 引脚信号?
问题2:
要禁用连续 SYSREF、需要进行哪些寄存器设置?
问题3:
TI ADC/DAC 的连续 SYSREF 应是直流耦合还是交流耦合?
此致、
希拉诺
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我的客户希望使用连续 SYSREF 在 FPGA 和 TI ADC/DAC 之间建立 JESD204B 链路。
在建立 JESD204B 链路后、他们希望禁用连续 SYSREF、以防止出现不必要的串扰。
问题1:
要启用连续 SYSREF、只需要数据表的 table1寄存器设置、不需要 SYNC/SYSREF 引脚信号?
问题2:
要禁用连续 SYSREF、需要进行哪些寄存器设置?
问题3:
TI ADC/DAC 的连续 SYSREF 应是直流耦合还是交流耦合?
此致、
希拉诺
您好、Hirano-San、
问题1:
表1中给出了启用连续 SYSREF 的两种方法:
问题2:
对于不同的模式、禁用连续 SYSREF 需要不同的设置。
此外、我们建议在尽可能禁用 LMK04828 SYSREF 之前禁用 ADC/DAC SYSREF 接收器、以防止 runt 脉冲产生意外的副作用。
问题3:
如果可能、我们建议使用直流耦合。 确认所选输出格式的 VOH 和 VOL 电平与 TI ADC/DAC 所需的输入电平一致。 某些具有3.3V 或2.5V I/O 的 ADC/DAC 可直接接受来自 LMK04828的 LVDS。 其他 ADC/DAC 使用1.8V 数字 I/O 电平、这些电平通常与直流耦合 LVDS 不兼容。 对于1.8V 系统、LCPECL 可能更合适。
如果直流耦合 I/O 电平不兼容、则当可以启用/禁用 ADC/DAC SYSREF 接收器时、交流耦合是可以接受的。 请记住、交流耦合会产生高通滤波器、因此低频边沿可能会受到影响。 在将0.1µF μ F 耦合电容器接入100Ω Ω 差分负载的情况下、滤波器转角频率为1/(2*PI*50*1e-7)=大约32kHz。 在几乎所有情况下、SYSREF 频率都大于滤波器的转角频率、因此 ADC/DAC 仍会可靠地检测 SYSREF 边沿。 但在转角频率低于100倍(<3.2MHz)的频率下、由于耦合电容器直流偏置在每个边沿之后累积、Vpp 电压将大于标称信号幅值、这可能违反 ADC/DAC I/O 最小和最大电压要求。
如果您仍不确定交流或直流耦合、请通过 E2E 咨询 ADC/DAC 团队、了解其特定器件。
此致、