This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPL5010:TPL5010

Guru**** 2555630 points
Other Parts Discussed in Thread: TPL5010

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/920466/tpl5010-tpl5010

器件型号:TPL5010

你(们)好

我对 TPL5010的手动 REST 引脚有疑问。

启动后(正常运行)、如果将 DELAY/M_RST 置为高电平、RSTn 将在 DELAY TM_RST 之后生成低电平信号。

如果 DELAY/M_RST 保持高电平信号、RSTn 如何工作? 延迟 TDB+tRSTn 后保持低电平或置为高电平。

BRS

 

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Mark、您好!

    我的同事明天会回来。

    此致、
    Hao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    请参阅数据表中的图10;t_DB 从 DELAY/M_RST 信号的下降沿开始。 如果 DELAY/M_RST 保持高电平、则 RSTn 将保持低电平(如果发出有效的 M_RST 脉冲)。

    请注意、如果 DELAY/M_RST 在启动时连接到 VDD、则会干扰电阻读数;器件将无法选择时间间隔、直到从引脚上移除 VDD。

    此致、
    通道