This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK03318:连接至 LMK03318:时钟输入连接、GPIO 连接

Guru**** 2539500 points
Other Parts Discussed in Thread: LMK03318

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/920393/lmk03318-connectivity-to-the-lmk03318-input-connectivity-of-clocks-gpio-connectivity

器件型号:LMK03318

你(们)好

我想在我们的设计中使用 LMK03318、我有几个问题:

SECREF/PRIMREF 连接:PLL 的输入信号是差分信号(LVPECL 输入)。

在数据表中、上述引脚的状态为具有用于交流耦合模式的内部电容器。

另 请参见图45。 主基准和次级基准上的差分输入缓冲器端接选项演示了上述内容。

 但在表4中。 初级和/或次级基准上的输入缓冲器配置矩阵、针对 LVPECL IO 标准的声明是使用外部电容器。

(在 LMK03318 EVB 中还存在外部电容器)、因此我知道必须使用外部电容器来实现交流耦合模式吗?

另 请参见图52。 具有 LVPECL 信号(启用内部偏置)的交流耦合 LMK03318输入展示了这一点。

因此、最佳方法(请批准)是像在 EVB (JP16至 GND)中实现连接。

注:

SECREF:输入为 GXO-E31L 振荡器

另一个有关 GPIO 引脚配置的问题是:

使用的是 HW_SW_CTRL = 0 (软引脚模式)。

GPIO0需要连接到 VDD_DIG (配置的正常输出驱动器/分频器操作)

GPIO1是 I2C 地址低位。

GPIO[3:2]:EEPROM 的默认值不是我所需要的、我需要在第一次使用之前对其进行编程或通过寄存器写入进行编程

这是我的问题-当它们悬空时、将加载寄存器默认值。

是否有建议的 PLL 编程方法(快速且安全)?

GPIO[3:2]是6个 EEPROM 页面中的1个页面的选择、页面定义是否符合寄存器 R8[6:4] PINMODE_SW 寄存器[GPIO32_SW_MODE]?

GPIO4引脚:频率裕量调节功能支持如何配置它?

GPIO5引脚:频率裕量偏移选择,如何配置?

此致

Omer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Omer、  

    从第一个问题开始、进入初级/次级基准的输入信号是什么? 交流耦合需要提供外部电容器和内部偏置、直流耦合无需外部电容器、VCM/偏置由外部时钟提供。 EVB 专为交流耦合而设计。 以下是数据表第10.4.2节中的相关说明:  

    • 当时钟输入从外部进行交流耦合时、内部偏置在片上交流耦合电容器之前提供、可通过设置 R29.0 = 1 (用于初级基准)或 R29.1 = 1 (用于次级基准)来启用。 -在图中,您可以看到,一旦 R29.0和 R29.1 = 1,则已启用内部偏置  
    • 当时钟输入为直流耦合时、片上交流耦合电容之前的内部偏置被设置 R29.0 = 0 (对于初级基准)或 R29.1 = 0 (对于次级基准)禁用。

    我不确定我是否理解第二个问题... 我建议使用 ticspro 软件来生成您所需的配置、并从此处将这些寄存器加载到器件中并发出复位命令。 确认配置符合需要后、您可以对器件的 EEPROM 进行编程(到您选择的任何页面) 器件在每次上电时都将以这种方式进行配置、前提是器件处于 EEPROM 模式且已编程的页面处于选中状态。  

    下一个问题、您是否询问 R8回读是否会告诉您当前启动中正在选择的 EEPROM 页面? GPIO [3:2]是唯一需要设置以确定 EEPROM 页的引脚。 R8将根据这些设置向您显示页面、无论 GPIO[3:2]是高电平、低电平还是悬空。 无需为 R8设置任何内容、它只是回读。  

    您的配置是否需要频率容限? 如果不是、您无需对这些引脚执行任何操作。   

    谢谢、此致、Amin  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    对于第一个问题,我问-是的,PLL 的输入是交流耦合的(LVPECL IO 标准),外部电容器在中

    进行设计。

    GPIO[3:2]是 EEPROM 页选择、因此通过硬接线我可以设置加载它们的页。

    关于 GPIO[5:4]:据我了解、它们仅用于 TXTAL 设置。

    如果次级侧未连接到 XTAL、而是连接到振荡器-那么我知道 GPIO[5:4]没有意义吗?

    如果是、则 GPIO[5 :4]的建议方法是什么?

    N.C 或 GND/Vdd?

    此致

    Omer

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Omer、  

    是的、它们会增加晶体输入的内部负载电容、从而对频率进行微调。  

    如果不需要频率容限、则可以将引脚保持悬空。  

    谢谢、此致、

    Amin