This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04826:模拟延迟抖动

Guru**** 1821780 points
Other Parts Discussed in Thread: LMK04826BEVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/950427/lmk04826-analog-delay-jitter

器件型号:LMK04826

尊敬的 TI 支持:

不绕过 LMK0482*系列时钟输出上的模拟延迟线是否会增加一些抖动? 如果是、所选模拟延迟的函数附加抖动是多少? 我的天真预期是有一些延迟量可能会增加、但数据表中没有对此进行讨论。

此致

-吉里

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    。 占空比校正模块在未旁路时是否会增加抖动?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jiri、

    增加到路径的栅极越多、抖动就越高。 绕过您提到的一些特性、例如模拟延迟、分频器和 DCC、肯定会提高抖动和相位噪声性能。 话虽如此、我们并没有将抖动描述为这些不同模块关闭的函数。 抖动也会随输出频率而变化、频率和延迟之间可能存在某种高阶关系。 这就是数据表中未讨论它的原因。 根据我对类似器件的经验、我已经看到、通过绕过延迟、您可能会得到大约10-20fs (12kHz 至20MHz 集成带宽)的抖动。 话虽如此、我认为在 LMK04826BEVM 上测试特定配置是最好的下一步。

    谢谢、

    Vibhu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vibhu、

    感谢您的回答。 那么、您说的是、数据表(例如第19页)中显示的抖动数字是在 DDC 打开和最大模拟延迟的情况下测量的? 还是关闭 DDC 而没有模拟延迟?

    此致

    -吉里

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jiri、

    我认为数据表上的测量结果是未启用 DDC 且模拟延迟断电。

    谢谢、

    Vibhu