请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LMK05318B 主题中讨论的其他器件: LMK5C33216
在保持1PPS 模式下运行时、当1PPS 输入有效时、不在 ZDM 或无中断模式下运行时、会出现什么行为? 如果不使用 fastlock、返回输入阶段的转换是否会更加缓慢?
在上下文中、我们的应用能够自动选择两个1PPS 输入中的一个、将时钟同步到输入并生成1PPS 输出。 当这两个输入均无效时、我们希望进入保持模式。 当自动退出保持模式时、有一个合理平滑的转换来被一个有效输入重新对齐、并且在几个 PPS 脉冲上进行重新对齐非常重要。
谢谢。