This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2581:如果参考时钟丢失、PLL 不会 n#39;t LOCK、然后重新输入参考时钟

Guru**** 2513185 points
Other Parts Discussed in Thread: LMX2581

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/765561/lmx2581-pll-doesn-t-lock-if-ref-clock-is-lost-then-re-input-the-reference-clock

器件型号:LMX2581

您好!

在下面的过程中、LMX2581不会锁定 PLL。 您是否会建议我们如何锁定 PLL? 我们认为、当恢复参考时钟时、LMX2581 PLL 会自动锁定。

LMX2581上电-> PLL 锁定->参考时钟消失->参考时钟恢复。

此致、

渡边俊弘

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Watanabe-San、

    我没有 EVM 问题、您能否共享他们的配置以便我可以重试?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel-San、您好!

    感谢您的支持。 附加的是配置。 请告诉我这是否不够。

    此致、

    渡边俊弘

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    未显示附件。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    抱歉。 我错过了这里。 请参阅。

    e2e.ti.com/.../LMX2581configuration.xlsx

    此致、

    渡边俊弘

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Watanabe-San、

    PFD_DLY 过大、PLL 变得不稳定。 如果使其变小、例如370ps、则当参考时钟恢复时、它将再次锁定。
    对配置进行几项注释:
    - Frac_Order。 我的第一选择是三阶。 在某些情况下、二阶可能更好。
    - DLD_TOL 过大。 数据表建议的值为1.7ns。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Noel-San、您好!
    对于 DLD_TOL、有一个说明、即"通常建议使用较大的设置"。
    较大的设置是否没有问题? 或者是否可能无法检测参考时钟丢失? 到目前为止、我们可以通过18ns 设置检测参考时钟丢失警报。
    当使用较小的值时、是否有可能频繁地检测到参考时钟丢失警报。
    此致、
    渡边俊弘
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Watanabe-San、

    DLD_TOL 将影响锁定检测精度。 如果 DLD_TOL 设置不正确(根据8.6.1.2.3节中所示的表)、即使在 PLL 被锁定的情况下、LD 也可能指示解锁、反之亦然。
    在本例中、FPD = 120MHz。 因此、相位检测器将每8.33ns 对相位进行一次比较、这甚至小于您设置的 DLD_TOL。
    DLD_TOL 应设置为小于 FPD 周期。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel-San、您好!

    存在未锁定 PLL 的情况。 如果多次施加循环通电、则会发生锁定情况。

    您会告诉我们哪些案例是可想象的? 请告诉我需要哪些信息来缩小此问题的范围。

    此致、

    渡边俊弘

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Noel-San、您好!
    我忘了写一件事。 我们遵循数据表中第27页的8.5.2.所写的顺序。
    此致、
    渡边俊弘
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Watanabe-San、

    您是否会尝试使用以下设置并重试?
    FRAC_Order = 3阶
    FRAC_抖动=禁用
    DLD_TOL = 1.7ns
    PFD_DLY = 370ps
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Noel-San、您好!
    我们尝试过此操作、但仍存在解锁问题。 您会告诉我们什么是可想象的原因吗? 如果您需要、我们可以共享这些信息。
    此致、
    渡边俊弘
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Noel-San、您好!

    还有另一个问题。 当基准时钟被改变时、PLL 不会锁定。 小于40MHz 的较小移位、PLL 仍处于锁定状态、但当频率移位超过该值时、PLL 似乎处于锁定状态。

    步骤如下。 我使用120.1MHz 参考时钟和3320MHz 输出频率。

    1) 1)应用 SG 的120.1MHz

    2) 2)将 LMX2581配置为3320MHz 输出

    3) 3)参考时钟从120.1MHz 更改为120MHz。

      ->则 PLL 失锁。

    配置如下所示。

    此致、

    渡边俊弘

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Watanabe-San、

    对于上一个问题、如果您使用的是 EVM、请确保已断开并移除板载100MHz XO 的电源。 确保120MHz 的输入信号电平足够。 如果您测试电路板、环路滤波器带宽是多少?

    对于第二个问题、您能否在 VTune 电压锁定到120MHz 以及使用120.1MHz 参考时钟解锁时测量它的电压?
    我认为当基准时钟改变100kHz 时、VCO 可能无法锁定。
    芯片中有4个 VCO 内核。 VCO4范围介于3075MHz 至3800MHz 之间。 在每个 VCO 内核内、它被分成256个频带。 因此、对于 VCO4、每个频带大约为2.832MHz。
    当它首次锁定到120MHz 时、VCO 校准过程选择了一个特定的频带。 当参考时钟的频率发生变化时、VCO 将随变化而变化、Vtune 电压也会随之变化。
    如果基准时钟的变化频率为100kHz、理想情况下、VCO 应遵循并改变27.6666 (N 计数器) x 100kHz = 2.76666MHz。
    -这种变化可能与这个特定的 VCO 频带边缘边缘。 如果选择相邻的频带、VCO 可能会恢复锁定。
    -尽管这个 VCO 频带可以接受这个容差量,但实际可实现的 VCO 频率可能会受到 VTune 电压的限制。 校准并锁定 VCO 后、VTune 电压通常设置为1.25V。 VTune 电压的电压轨为0V 至2.5V。 如果所需的 VTune 变化大于1.25V、则 VCO 可能会失去锁定。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Noel-San、您好!
    第一个问题、它出现在我们的原型上。 环路滤波器带宽为57.44kHz。
    第二个问题、它出现在 EVM 上。 我们将测量 VTune 电压、然后更新。
    此致、
    渡边俊弘
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Watanabe-San、

    原型中的环路滤波器与 EVM 相同。
    对于第一个问题、由于您有 EVM、您能否使用 EVM 进行验证? 当参考时钟恢复时、我的 EVM 可以重新锁定。