主题中讨论的其他器件: LMK05028、 LMK05318
你好
在上一篇文章中、我曾问过 LMK04826是否可用于其 CLKIN 输入端具有变化占空比信号的系统。 无论如何、响应都是 LMK 查看上升沿、因此它应与我们的 CLK 输入配合使用。
无论如何、我想附上一个 pdf、其中显示了我们正在使用的时钟信号、但您的论坛不允许这样做。 我是否有办法为您提供波形? 现在、您可以考虑一个波形、其中它在3个系统时钟周期内处于高电平、然后在1个系统时钟周期内处于关闭状态、然后在1个系统时钟周期内处于关闭状态、最后重复一次。 它的1个宽脉冲后跟1个窄脉冲、然后再重复。
现在、LMK 指示 PLL1未锁定。 然而、在使用状态引脚输出内部分频器后、我们可以清楚地看到分频器工作正常、此外、分频到 PLL1的频率是正确的。
有人能向我们解释为什么 LMK 报告 PLL1未锁定、但内部电路似乎正常吗? 我们甚至增加了锁定窗口大小、但仍然没有锁定。 我们只能猜测该器件不喜欢占空比不为50%的 clk 输入、这与我们最初所说的不同。
这是问题还是我们应该去别处看看?
请提供帮助。
谢谢