This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04826:其时钟输入的占空比

Guru**** 2589280 points
Other Parts Discussed in Thread: LMK04826, LMK05028, LMK05318

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/763681/lmk04826-duty-cycle-of-its-clock-input

器件型号:LMK04826
主题中讨论的其他器件: LMK05028LMK05318

你好

在上一篇文章中、我曾问过 LMK04826是否可用于其 CLKIN 输入端具有变化占空比信号的系统。  无论如何、响应都是 LMK 查看上升沿、因此它应与我们的 CLK 输入配合使用。

无论如何、我想附上一个 pdf、其中显示了我们正在使用的时钟信号、但您的论坛不允许这样做。  我是否有办法为您提供波形?  现在、您可以考虑一个波形、其中它在3个系统时钟周期内处于高电平、然后在1个系统时钟周期内处于关闭状态、然后在1个系统时钟周期内处于关闭状态、最后重复一次。  它的1个宽脉冲后跟1个窄脉冲、然后再重复。

现在、LMK 指示 PLL1未锁定。  然而、在使用状态引脚输出内部分频器后、我们可以清楚地看到分频器工作正常、此外、分频到 PLL1的频率是正确的。  

有人能向我们解释为什么 LMK 报告 PLL1未锁定、但内部电路似乎正常吗?  我们甚至增加了锁定窗口大小、但仍然没有锁定。  我们只能猜测该器件不喜欢占空比不为50%的 clk 输入、这与我们最初所说的不同。

这是问题还是我们应该去别处看看?   

请提供帮助。   

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、团队、

    我代表我的客户发布时钟输入 pdf (见下文)。  感谢您对此的支持!

    此致、

    Errol Leon

    应用工程师

    现场应用工程师

    e2e.ti.com/.../This-is-our-clock-input-to-the-LMK0426B.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!
    上升沿不是周期性的、因此 APLL LMK0482x 会报告解锁。
    对于此类输入信号、请考虑 DPLL 器件 LMK05028或 LMK05318。

    此致、
    肖恩
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好、Shawn

    抱歉、我绘制的时钟波形不正确。  该波形是否适用于 LMK0426中的模拟 PLL?

    谢谢

    e2e.ti.com/.../CORRECTED-CLOCK-input-to-the-LMK0426B.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我们使用的波形是每2个时钟周期而不是每1个时钟周期进行周期性计算。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    是的。 周期性上升沿时钟可用于 LMK0482x 基准、而不必考虑 LMK0482x 的输入占空比。
    在 LMK0482x 之后、可将输出占空比调整为目标50%。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好、Shawn

    感谢您提供信息。

    我有3个卡无法锁定、但至少我知道它不是 LMK 的输入。