This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCM6208:更改输出频率时是否影响其他输出

Guru**** 2513525 points
Other Parts Discussed in Thread: CDCM6208

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/763269/cdcm6208-whether-other-outputs-are-affected-when-changing-the-frequency-of-an-output

器件型号:CDCM6208

尊敬的专家:

我的客户正在考虑 CDCM6208、并有疑问。

如果您能提供建议、我将不胜感激。

--

我正在考虑使用 CDCM6208作为 K2H 和 FPGA 的 CLK 输入。

我想在提供 y0 (K2H)时更改 Y1 (FPGA)。

如果 y0没有从默认的100MHz 更改为 y1、并且 y1从默认的100MHz 更改为125MHz、则通过 I2C 更改该寄存器。

在这种情况下,如果重写 Y1,是否会影响 Y0?

或者、我们是否可以考虑 y0不受影响、即使 y1已更改?

--

感谢您提前提供的出色帮助。

此致、

新一

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     您好、Shinichi、

    从 CDCM6208框图中可以看到、Y0和 Y1共享一个输出时钟分频器、因此当启用 Y0和 Y1时、它们将输出相同的频率。

    Y0、Y1共用一个输出分频器。

    Y2、Y3共用一个输出分频器。

    从 Y4到 Y7、每个端口都有一个单独的输出分频器。  

    您可以使用不同 的分频器更改其他输出端口中的频率。

    此致、

    肖恩

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Shawn、

    感谢你的答复。

    我将与客户分享您的信息、并让他考虑更改输出端口。

    感谢您的帮助。

    此致、
    新一