This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCE949-Q1:运行模式

Guru**** 2383250 points
Other Parts Discussed in Thread: CDCE949-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/822079/cdce949-q1-operating-mode

器件型号:CDCE949-Q1

计时团队、  

我对 CDCE949-Q1时钟合成器 I2C 总线规格有疑问。


1) 1)器件如何确定它是在标准模式还是快速模式下运行?

2)位于数据表(随附)的第5页。 "SDA 保持时间"的规格列出了快速模式下的最小值和最大值分别为0和0.9微秒。 最小值是多少、而标准模式最小值也是0微秒? 是否没有定义边界?

谢谢、  

Aaron

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Aaron、您好!

    CDCE949-Q1在 I2C 总线上以从模式运行。 工作速度由控制时钟频率的主器件确定。

    由于 SDA 在 SCL 的下降沿被锁存、最小 SDA 保持时间实际上为0。

    有关示例时序图、请参阅图11。

    此致、