主题中讨论的其他器件: CDCM9102、 CDCI6214
尊敬的*:
我们需要为 PCIe Gen2或 Gen3提供 clk。
我们希望使用具有100MHz 差动振荡器的 LMK00334、并有一些问题。
1) 1)如果 我们使用 LMK00334 + LVDS 100MHz 差动振荡器来实现[CDCM9102 + 25MHz 振荡器或 CDCI6214 + 25MHz 振荡器]、则信号完整性和质量方面是否存在差异?
2) 2)如果我们向 LMK00334输入提供 LVDS 时钟、或向 LMK00334提供 LVPECL 时钟、那么正确的连接[终端]是什么?
3) 3) LMK00334的输出驱动器是什么类型的 HCSL 驱动器?
a)标准 HCSL 电流驱动
b) LP-HCSL 推挽
4) 4) HCSL 驱动器的输出阻抗是多少?
5) 5)如果 HCSL 是推挽式、它是否还包括内部串联端接?
6) 6)何时需要 Rs 串联端接 和 Rt 端接、何时不需要? 因为在 EVM 上,Rs 设置为0r,Rt 设置为 DNI ?
7) 7)如果 LMK00334发送器为 PCIe 设备提供 clk [例如 Intel i210]、如果 i210具有 HCSL 接收器、clk bi 能否直接连接而不进行终端连接?
8) 8) PCIe clk Gen2和 Gen3的首选差分阻抗是多少? 我们知道 PCIe 数据 RX/TX 的布线电阻应为85欧姆。
此致、
David。