This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK00334:问题

Guru**** 1216880 points
Other Parts Discussed in Thread: LMK00334, CDCM9102, CDCI6214
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/821312/lmk00334-questions

器件型号:LMK00334
主题中讨论的其他器件: CDCM9102CDCI6214

尊敬的*:

我们需要为 PCIe Gen2或 Gen3提供 clk。

我们希望使用具有100MHz 差动振荡器的 LMK00334、并有一些问题。

1) 1)如果 我们使用 LMK00334 + LVDS 100MHz 差动振荡器来实现[CDCM9102 + 25MHz 振荡器或 CDCI6214 + 25MHz 振荡器]、则信号完整性和质量方面是否存在差异?

2) 2)如果我们向 LMK00334输入提供 LVDS 时钟、或向 LMK00334提供 LVPECL 时钟、那么正确的连接[终端]是什么?

3) 3) LMK00334的输出驱动器是什么类型的 HCSL 驱动器?

a)标准 HCSL 电流驱动

b) LP-HCSL 推挽  

4) 4) HCSL 驱动器的输出阻抗是多少?

5) 5)如果 HCSL 是推挽式、它是否还包括内部串联端接?

6) 6)何时需要 Rs 串联端接 和 Rt 端接、何时不需要? 因为在 EVM 上,Rs 设置为0r,Rt 设置为 DNI ?

7) 7)如果 LMK00334发送器为 PCIe 设备提供 clk [例如 Intel i210]、如果 i210具有 HCSL 接收器、clk bi 能否直接连接而不进行终端连接?

8) 8) PCIe clk Gen2和 Gen3的首选差分阻抗是多少? 我们知道 PCIe 数据 RX/TX 的布线电阻应为85欧姆。

此致、

David。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    A1。 我预计性能不会有重大差异。

    答2. 将 LVDS 或 LVPECL 输入与器件进行直流耦合。 对于 LVDS、在 LMK0334输入端使用100 Ω 外部负载。 对于 LVPECL、  

    答3. LMK00334 HCSL 输出缓冲器是一个电流驱动输出。

    A4。  由于输出的电流驱动特性、它实际上是 Hi-Z

    A6。  RS 的范围通常高达33欧姆。 可放置 RS 以抑制反射。 HCSL 需要一个到 GND (Rt)的50 Ω 终端。

    A7。 您的理解是正确的、如果接收器集成了端接、则无需放置外部端接。

    A8。 我们的时钟器件专为50欧姆单端布线或100欧姆差分布线而设计。

    此致、
    通道