主题中讨论的其他器件:CODELOADER
我正在尝试 使用 TICS Pro 配置 LMK04816B 评估板器件。 我正在尝试在器件上生成125和6.256MHz 时钟。 我已将122.88MHz VCXO (U2)换成100MHz 版本、并将以100MHz (0.0dBm)驱动 CLKIn1。
我在 TICS Pro 和评估板中执行了以下操作:
-加载默认的122.88MHz ClkIn1、122.88MHz VCXO
-将 PLL1和 PLL2页面上的参考值更改为100MHz
-关闭 EN_SYNC
-修改 LD 和 HOLD 状态引脚以收集以下结果:
PLL1_R/2 = 416.7kHz
PLL1_N/2 = 416.7kHz
PLL1 LD 被锁定
PLL2_R/2 =~50MHz
PLL2_N/2 = 56MHz
PLL2 LD =未锁定
(我注意到 PLL2 VCO 输出为2GHz、而 TICS 指示的输出超出了 PLL 的范围。 我将 N 分频器更改为12以将 VCO 置于2400MHz)
PLL2_R/2 ~50MHz
PLL2_N/2 47MHz
PLL2 LD 未锁定
要将 PLL2锁定在产生125MHz 和6.25MHz 的频率、我需要做什么? 除了交换 VCXO 之外、我还需要进行其他修改吗?
谢谢、
道格