This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2595:由 SOUR 关闭

Guru**** 2390755 points
Other Parts Discussed in Thread: LMX2595, LMX2595EVM, USB2ANY

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/817313/lmx2595-close-by-sour

器件型号:LMX2595
Thread 中讨论的其他部件:USB2ANY

尊敬的 TI:

我们正在开发 LMX2595 PLL、并以1MHz 为步长生成0.5GHz 至18GHz 频率。

我们已将 LMX2595安装在卡中、其中包含 FPGA。 对于更改频率、我们仅对7个寄存器+ R0寄存器进行编程、如下所述。

R75 通道 DIV
R46 OUTB_MUX、通道分频器、VCO、SysRef
R45. outa_MUX、通道分频器、VCO、VCO2X
R43 PLL_NUM[15:0]
R37 PFD_DLY_SEL
R36. PLL_N
R27. VCO2X_EN


通过该寄存器、我们可以在所有频率上实现锁定、而不会出现任何问题。  

但问题因虚假而接近。 当我使用 FPGA 对 LMX2595进行编程时、我们将在125KHz、250kHz 和500kHz 的频率下更接近杂散。(我的测试频率为15001.1520115199MHz 等)杂散电平为-40dbc。 我使用50kHz 环路带宽

但是、当我使用 Ticpro 软件(在这里、我通过板载 FPGA 进行编程、并从 LMX2595EVM 获取 SPI)对我们卡上安装的 LMX2595进行编程时、我不会收到任何杂散(杂散级别为-55dbc)。

我检查了这两种方法的寄存器值、它们是相同的(电荷泵电流也是相同的)。 但是、当我通过板载 FPGA 进行编程时、只有杂散会很高。

我的疑问是、除了这7个寄存器和 R0寄存器、我们是否需要写入任何其他寄存器。 从而减少杂散。

e2e.ti.com/.../register.txt

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Pradeep、您好!

    除了上述寄存器之外、我可以看到的寄存器文件中唯一的差异是其中一个通道上的输出功率、我认为这不是导致观察到的杂散电平差异的原因。 从理论上讲、从 FPGA 或 USB2ANY 写入 SPI 应该没有区别。

    register.txt 中的案例 R43 = 0、因此我无法查看正在写入的分次数。 TICS Pro 是否可以改变这些情况的比例? 按下"Simplify fraction (简化小数)"后、杂散是否会通过 TICS Pro 返回?

    在测量输出杂散时、FPGA 是否与 SPI 总线上的其他器件进行通信? 可能是 SPI 噪声混合到输出中。

    FPGA 卡上是否有其他运行的系统、这些系统在通过 USB2ANY 操作 SPI 总线的同时断电或不计时?

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Payne:

    感谢您的即时响应。

    请在线查找答案。

    register.txt 中的案例 R43 = 0、因此我无法查看正在写入的分次数。 TICS Pro 是否可以改变这些情况的比例? 按下"Simplify fraction (简化小数)"后、杂散是否会通过 TICS Pro 返回?

    我们将 F DEN 保持为50000、并 根据需要更改 F num。 简化小数并不会降低杂散功率水平。 R43会针对不同的频率发生变化

    在测量输出杂散时、FPGA 是否与 SPI 总线上的其他器件进行通信? 可能是 SPI 噪声混合到输出中。

    否、 PLL 是我们卡上唯一的 SPI 器件。 一旦 SPI 返回、我将不会在 SPI 线路上看到任何噪声。 因此必须存在 SPI 线路噪声问题。

    是否有其他系统在 FPGA 卡上运行、这些系统在通过 USB2ANY 操作 SPI 总线时断电或解锁

    这是 Artix 7 FPGA、仅通过射频开关和 PLL 连接到我们的卡。 没有其他东西。

    即使我取出 FPGA SPI 线路并连接到 LMX2595EVM 卡、我也面临同样的问题。 杂散更多。

    我们认为、这必须是寄存器写入问题、而不是硬件问题。  

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Pradeep、

    好的、我现在明白了。 这些杂散可能是小数杂散或整数边界杂散。 有一些缓解策略:

    • 将相位检测器频率调整为 VCO 频率的倍数。 输入路径中有两个分频器和一个乘法器、可帮助将基准频率移动到更有利的位置。
    • 如有可能、调整调制器阶数。 这不一定能消除杂散、但可能有助于将杂散从不良位置移开。
    • 增加小数分母、并允许小频率误差、分母与精确值略有偏移。 这并非总是允许的、但如果不需要精确的频率、这可能非常实用。 较大的比例有助于在更宽的总体范围内分散小数杂散能量。
    • 调整 MASK_SEED 寄存器(R40和 R41)、将相位偏移更改为更有利的值。 这可能并不总是有效的、但这是一个有用的技巧。 即使设置 MASK_SEED = 1、有时也会大有帮助。

    此致、