主题中讨论的其他器件:LMK04808
我遇到了另一种调整 LMK 评估板上第二个 PLL 的情况。 (我在 LMK04816B 电路板上遇到了类似的情况。)
这是 LMK04808评估板。 我使用与原评估板上相同的 VCXO 系列、将 VCXO 从122.88MHz 切换到50MHz。 我正在尝试将第二个 PLL 锁定在3、000 MHz、以便得出375 MHz、150 MHz 和6.25 MHz。
我正在双 PLL 模式下运行该部件。
我在 CLKIn1上驱动一个50MHz 信号输入。 我通过 DLD 锁定指示器看到第一个 PLL 锁定。
然后、我尝试了 PLL2的许多设置、使其锁定在3、000 MHz。 遗憾的是、我没有看到 PLL2的 DLD 指示灯、VPTune2测试点要么位于 GND、要么固定在3.3V 电源轨上。
当我测量 PLL2 R/2时、我看到它跟踪相位检测器频率。 PLL L2 N/2也是如此、因为它永远不会锁定相位检测器频率。
我已经尝试了很多用于设置 PLL 分频器和相位检测器频率的变体。 我尝试过的大多数选择都是相对随机的。 是否有更具编程性的方法来设置这些值?
为了使第二个 PLL 锁定、我应该查看什么?
谢谢
Doug Bailey