请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LMX2594 我将推出一款具有100MHz FPD 的设计、该设计需要同步模式并生成~1GHz 至6.4GHz 范围内的输出。 尝试设置4GHz 输出时、我发现在保持与 FPD 的同步模式时无法实现这一点。 由于 IncludedDivide 的分离、N 分频器值降至28的最小值以下。 这似乎意味着大约4GHz (CHDIV=2)的大窗口、在该窗口中、我无法驱动所需的频率、同时在 PLL 上保持整数模式和同步模式。
我想把输入基准除以 FPD、但这个设计必须与其他自身的副本同步、如果基准被除、这是不可能的、因为电路将进入两个或更多相位选项。
我们是否正确解释了这些限制? 有没有办法可以让我们在同步模式下保持1-6.4GHz 的完整输出范围和100MHz FPD?