This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04906:时钟分配模式下的附加抖动

Guru**** 2584575 points
Other Parts Discussed in Thread: LMK04906

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/832208/lmk04906-additive-jitter-in-clock-distribution-mode

器件型号:LMK04906

大家好、团队成员

客户想知道是否在时钟分配模式下使用 LMK04906、10MHz 输入以获得12个输出。

输出中的附加抖动是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    输出也是10MHz、两个输入/输出都是 LVCMOS。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Harson、

    附加抖动未指定、但根据 PLLatinumSim、LVCMOS 本底噪声看起来大约为-165dBc/Hz。

    此致、