This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04832:LCPECL 的终端

Guru**** 1471455 points
Other Parts Discussed in Thread: LMK04832, ADC34J43, ADC34J43EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/841405/lmk04832-termination-about-lcpecl

器件型号:LMK04832
主题中讨论的其他器件: ADC34J43ADC34J43EVM

我正在设计基于 lmk04832 和 adc34j43的电路板、以 ADC34J43EVM 为参考。 我觉得终端架构就像黑盒一样、尤其是 对于 LCPECL 输出。 我找不到有关 LCPECL 的任何文档、它似乎仅供 TI 使用??? 评估板对 SYSREFCLK 使用 LCPECL、使用7.5Ohm 串联电阻。 7.5Ohm 是如何得到的? TI 能否提供一些线索?   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、转向器、

    只要时钟信号与 ADC 进行交流耦合、时钟信号输出格式的格式就无关紧要。 (此处假设时钟信号振幅符合 ADC 输入要求)。

    我将让我的同事对7.5Ω Ω 串联电阻器进行评论。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、转向器、

    在这种情况下、7.5Ω 有可能被用作分压器的一部分来调整信号振幅。 LCPECL 经常使用发射极电阻作为分压器来设置直流耦合信号的振幅和共模电压、请参阅以下内容:

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、为了匹配接收器输入、我们需要使用 R2调整共模电压、使用 R1调整摆幅。 但在 ADC34J43EVM 中、R2使用0欧姆。 因此、接收器的 VCM 仅为0.5V (ICC = 20mA)。  但 ADC 在内部偏置为0.9V。 那么、为什么它在接收器上将共模电压设置为0.5V、而不是0.9V?

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    现在我想、对于差分对的两端分别端接的情况、上面的等式可能不再有效。 因此、我怀疑在 EVM 情况下、它与 PECL 驱动器的调优阻抗不匹配有更多关系。

    说实话、我不确定。 我将尝试找到 EVM 设计器并询问端接情况。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Diversger、

    您是否仍需要有关此问题的帮助? ADC34J43EVM 上使用的实现方案确实可用于评估、但对我和其他人而言、这并不是一个非常明确的解决方案。

    我建议设置共模(0.9VDC)和振幅(大约1Vpp 正常),正如我的同事 Derek 所示,在 LMK 的输出端,而不用担心 ADC 输入端的匹配。 请勿尝试执行 EVM 正在执行的操作。 如果您需要此过程的帮助、我们很乐意为您提供帮助。

    此致、

    Dan