This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCM6208:关于交流耦合 VCM

Guru**** 2512575 points
Other Parts Discussed in Thread: CDCM6208

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/867176/cdcm6208-about-ac-coupled-vcm

器件型号:CDCM6208

您好!

我们的客户对 LVDS 输出的 VCM 有疑问。
根据 D/S、交流耦合 VCM = VDD-0.76V (P14 6.17 LVDS (低功耗 CML)输出特性)。
如果不使用交流耦合、则每个差分输出的内部50Ω Ω 上拉电阻可被视为100Ω Ω 差分。
查看图12、我们可以理解这一点。
正确吗?
实际测量值是相同的。

我还有一个问题。
输出电路为 CML。 为什么它的 VCM=VDD-0.76V?
他们提出这个问题是因为使用常见的 CML 电路进行仿真不会导致这个 VCM。

请注意、
Hiroshi
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    类似 LVDS 的:实际输出级使用 CML 结构并驱动与 LVDS 相同的信号摆幅(约350mV)。

    请勿使用标准 CML 驱动器模型 进行仿真。

    CDCM6208 IBIS 模型包含 lpcml 模型。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢你的答复。

    此问题已解决。

    此致、

    Hiroshi