请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LMK04610 Derek、
我对你以前的评论有以下问题。
"请注意,要通过 SPI 正确地将 SYSREF 请求置为有效,必须设置 PLL2_REF_DIGCLK_DIV,以便用 PLL2_REF_DIGCLK_DIV 分频的 OSCin 频率小于或等于 SYSREF 脉冲序列频率。 例如,如果 OSCin 的频率为122.88MHz,SYSREF 脉冲序列频率为7.68MHz,则 PLL2_REF_DIGCLK_DIV 必须设置为16或32。”
在我的客户案例中、OSCin=122.88MHz。
他们希望生成两种 SYSREF、一种是7.68MHz、另一种是4.8MHz。
在这种情况下、PLL2_REF_DIGCLK_DIV 应该为32? 因为122.88MHz/32 = 3.84MHz < 7.68MHz 和4.8MHz?
此致、
希拉诺