This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCE949-Q1:晶体规格

Guru**** 2382480 points
Other Parts Discussed in Thread: CDCE949
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/807600/cdce949-q1-crystal-spec

器件型号:CDCE949-Q1
主题中讨论的其他器件:CDCE949

您好、专家、

晶体供应商说、晶体稳定性为-90ppm、CDCE949的建议是什么? 或如何决定? 谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您可以将该晶体与 CDCE949配合使用。 输入端的稳定性也将跟踪到输出端;您将在输出端看到相同的 ppm 偏移。
    通过使用片上 VCXO、您可以通过向 vCtr 施加电压将晶体频率拉低+/-150ppm。

    此致、
    通道