This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCE62005:未生成所需的时钟

Guru**** 1495795 points
Other Parts Discussed in Thread: CDCE62005, DAC34H84
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/840107/cdce62005-not-generating-required-clock

器件型号:CDCE62005
主题中讨论的其他器件: DAC34H84

你(们)好

我想通过 Xilinx FMC 适配器以最大1.25 GSA/s 的速度使用 DAC34H84 EVM。 我使用 CDCE62005来生成 DACCLK。 DACCLK 的当前配置已连接。
在我的当前配置中、我将得到大约384MHz 的 Y3:FPGACLK、其中分频器值设置为2。 当我将分频器值设置为1时、时钟消失。  

我还尝试更改了环路滤波器值、但没有使用。

CDCE62005时钟配置应该是什么、才能实现1.25 GSA/s 的最大采样率?

  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Shahzad、

    这是 DAC 的 GUI、我们的团队不熟悉它。 建议您在数据转换器论坛中发帖。  

    我将关闭此帖子、如果您对 CDCE 器件有疑问、请随时在此处发布新帖子。