This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:环路滤波器设计

Guru**** 2543880 points
Other Parts Discussed in Thread: LMX2594, LMX2594EVM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/781728/lmx2594-loop-filter-design

器件型号:LMX2594

为了获得 PLL 和 VCO 组合的最小抖动、我使用了 TI PLLatinum 仿真器的帮助来获取环路滤波器的值。 仿真器提到、最接近 VCO 的电容器应大于3.3nF、以减少200kHz- 1MHz 范围内的相位噪声降级。 但是、LMX2594和 LMX2594EVM 数据表中使用了1.8nF 的较低电容值、以提供更好的总体相位噪声/抖动。 我正在使用 C3中关注的三阶滤波器和电容器。 我可以在这里使用1.8nF 吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Astrome、

    我想在 PLL SIM 中、最小电容为1.5nF。 我使用的是1.5.3.0版。
    是的、您可以使用1.8nF。