This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK61E2:LMK61E2

Guru**** 1826200 points
Other Parts Discussed in Thread: LMK61E2
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1177583/lmk61e2-lmk61e2

器件型号:LMK61E2

尊敬的 Connor:

感谢您的第二次更新。

我正在尝试回复您的电子邮件、但退货电子邮件地址是"不回复"地址。 我如何在电子邮件不反弹的情况下向您发送电子邮件?

e2e.ti.com/.../Schematic.docx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Deryck:  

    我不确定 电子邮件的问题、但通常我只在 E2E 论坛上直接回复、而不是通过电子邮件回复。 我想更正我之前对另一个主题的一条评论:"1.  R16和 R17 XO_CAPCTRL_BY1:对于 R16、这些应重置为默认值0x0、对于 R17、应重置为0x80。 可能会将 XO 频率拉得太远、从而使 PLL 很难正确锁定。" 我实际上对 EVM 进行了一些测试、但没有注意到您的 R16和 R17配置有任何问题。  

    我查看了您的原理图、 似乎有50欧姆的接地电阻(电阻器 R19和 R20)。 对于 LVPECL、应使用150 Ω 电阻来驱动适当的摆幅、但我仍希望看到一些输出。 我已附上 LMK61E2 EVM 的推荐终端方案图片以供参考。 您如何测量信号? 此外、您是否还通过读取寄存器 R66和 R72中的值来确认 PLL 已锁定?  

    此致、  

    Connor