This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CDCLVC1310:CDCLVC1310 -系统级附加抖动@30MHz 和输出负载

Guru**** 2587365 points
Other Parts Discussed in Thread: CDCLVC1310

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/735838/cdclvc1310-cdclvc1310---system-level-additive-jitter-30mhz-and-output-load

器件型号:CDCLVC1310

我们需要为您的缓冲器部件提供 LVCMOS 输入:来自 LVCMOS TCXO (SiT5356)输出的 CDCLVC1310。

其中输入引脚可通过单端连接直接连接 TCXO 输出、而在用作单端输入时、哪个输入端口将提供更好的性能。

如果只使用一个输入、那么我是否需要终止对未使用引脚的再通信或者可以保持悬空?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    假设3.3V LVCMOS、我只需连接到 PRI_INP 和 PRI_INN 悬空。 PRI_INN 将偏置为 Vdd/2 V

    未使用的输入引脚可保持悬空。

    73、
    Timothy
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我已随附时钟缓冲器部件 CDCLVC1310的原理图部分、其中包含我们的 TCXO 和高达射频的输出连接器。

    请查看并提供您的意见以继续。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我们正在等待您对上述原理图的反馈。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    TCXO 输出应在输出附近串联端接(330欧姆不适合匹配、但33欧姆可能更好)、并且不需要1k 负载。

    CDCLVC1310输出不需要1k 上拉/下拉负载。 这些电阻器可以是 DNP。

    Alan