This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK03318:LMK03318输入时钟占空比

Guru**** 2393725 points
Other Parts Discussed in Thread: LMK03318, CDCE913

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/742030/lmk03318-lmk03318-input-clock-duty-cycle

器件型号:LMK03318
主题中讨论的其他器件: CDCE913

我正在寻找一个低抖动时钟发生器、以便使用30.72MHz 输入时钟生成200kHz 至300MHz 范围内的多个时钟。 请注意、上述器件的数据表为 输入时钟指定了40%- 60%的占空比。

但是、我的30.72MHz 输入时钟具有 35%的占空比。 只是想知道什么决定了40%- 60%的占空比、以及 LMK03318是否在35%的占空比下使用30.72MHz 输入时钟。 如果不是这样,请您提出备选解决方案。

非常感谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    LMK03318可接受35%的占空比、但我建议绕过 PLL 基准倍频器块、因为倍频器在内部使用输入时钟的+和-边沿生成2倍的输入频率、这将在 PLL 输出时钟上生成较大的基准杂散音调。

    关于所需的输出时钟频率范围:请注意、LMK03318无法生成低于~2.4MHz 的输出时钟(受4.8GHz 最小 VCO 频率、最大后分频器值8和最大输出分频器值256的限制)。

    您可以使用一个额外的时钟器件、如 CDCE913、来提供进一步的时钟分频、从而降低至200kHz。

    Alan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    非常感谢您的帮助-非常有帮助