This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:无输出

Guru**** 2555630 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/740753/lmk04828-no-outputs

器件型号:LMK04828

我能够在800MHz 输入时获得稳定的时钟输出、但在640MHz 输入时却能实现时钟输出或任何功能。  LMK 以3.3V 的电压加电、电流测量值为4400mA (断电= 0.96mA)。   下面是 lmk 编程。

空 LMK::lmkspi_TICS_Pro ()

SPI::wspi_lmk (0x0000、0x90);

SPI::wspi_lmk (0x0000、0x00);

SPI::wspi_lmk (0x0002、0x00);

SPI::wspi_lmk (0x0003、0x06);

SPI::wspi_lmk (0x0004、0xD0);

SPI::wspi_lmk (0x0005、0x5B);

SPI::wspi_lmk (0x0006、0x00);

SPI::wspi_lmk (0x000C、0x51);

SPI::wspi_lmk (0x000D、0x04);

SPI::wspi_lmk (0x0100、0x64);//DCLKOUT0分频器= 4

SPI::wspi_lmk (0x0101、0x44);

SPI::wspi_lmk (0x0102、0x55);

SPI::wspi_lmk (0x0103、0x00);//02);

SPI::wspi_lmk (0x0104、0x20);//22);

SPI::wspi_lmk (0x0105、0x00);

SPI::wspi_lmk (0x0106、0xF0);

SPI::wspi_lmk (0x0107、0x11);

SPI::wspi_lmk (0x0108、0x01);//0C);

SPI::wspi_lmk (0x0109、0x55);

SPI::wspi_lmk (0x010A、0x55);

SPI::wspi_lmk (0x010B、0x00);

SPI::wspi_lmk (0x010C、0x20);//22);

SPI::wspi_lmk (0x010D、0x00);

SPI::wspi_lmk (0x010E、0xF0);

SPI::wspi_lmk (0x010F、0x60);

SPI::wspi_lmk (0x0110、0x64);//DCLKOUT4分频器= 4

SPI::wspi_lmk (0x0111、0x44);

SPI::wspi_lmk (0x0112、0x55);

SPI::wspi_lmk (0x0113、0x00);//01);

SPI::wspi_lmk (0x0114、0x00);//02);

SPI::wspi_lmk (0x0115、0x00);

SPI::wspi_lmk (0x0116、0xF1);

SPI::wspi_lmk (0x0117、0x16);//CWEI:DCLKOUT4=LVPECL20=0x16;LVD=0x11

SPI::wspi_lmk (0x0118、0x64);//DCLKOUT6分频器= 4

SPI::wspi_lmk (0x0119、0x55);

SPI::wspi_lmk (0x011A、0x55);

SPI::wspi_lmk (0x011B、0x00);

SPI::wspi_lmk (0x011C、0x00);//02);

SPI::wspi_lmk (0x011D、0x00);

SPI::wspi_lmk (0x011E、0xF1);

SPI::wspi_lmk (0x011F、0x06);//CWEI:DCLKOUT6=LVPECL20=0x06;LVD=0x01

SPI::wspi_lmk (0x0120、0x08);

SPI::wspi_lmk (0x0121、0x55);

SPI::wspi_lmk (0x0122、0x55);

SPI::wspi_lmk (0x0123、0x00);

SPI::wspi_lmk (0x0124、0x20);//22);

SPI::wspi_lmk (0x0125、0x00);

SPI::wspi_lmk (0x0126、0xF0);//F8);

SPI::wspi_lmk (0x0127、0x60);

SPI::wspi_lmk (0x0128、0x08);

SPI::wspi_lmk (0x0129、0x55);

SPI::wspi_lmk (0x012A、0x55);

SPI::wspi_lmk (0x012B、0x00);

SPI::wspi_lmk (0x012C、0x00);//02);

SPI::wspi_lmk (0x012D、0x00);

SPI::wspi_lmk (0x012E、0xF9);

SPI::wspi_lmk (0x012F、0x00);

SPI::wspi_lmk (0x0130、0x64);//DCLKOUT12分频器= 4

SPI::wspi_lmk (0x0131、0x55);

SPI::wspi_lmk (0x0132、0x55);

SPI::wspi_lmk (0x0133、0x00);

SPI::wspi_lmk (0x0134、0x20);//22);

SPI::wspi_lmk (0x0135、0x00);

SPI::wspi_lmk (0x0136、0xF0);

SPI::wspi_lmk (0x0137、0x11);

SPI::wspi_lmk (0x0138、0x40);

SPI::wspi_lmk (0x0139、0x03);

SPI::wspi_lmk (0x013A、0x00);//SYSREF div x 480=0x13A (0x01)+0x13B (0xE0)

SPI::wspi_lmk (0x013B、0xA0);//SYSREF div x 160=0x13A (0x00)+0x13B (0xA0)

SPI::wspi_lmk (0x013C、0x00);

SPI::wspi_lmk (0x013D、0x08);

SPI::wspi_lmk (0x013E、0x03);

SPI::wspi_lmk (0x013F、0x07);

SPI::wspi_lmk (0x0140、0xF3);//f1);

SPI::wspi_lmk (0x0141、0x00);

SPI::wspi_lmk (0x0142、0x00);

SPI::wspi_lmk (0x0143、0x10);

SPI::wspi_lmk (0x0144、0xFF);//7F);

SPI::wspi_lmk (0x0145、0x7F);

SPI::wspi_lmk (0x0146、0x00);

SPI::wspi_lmk (0x0147、0x13);

SPI::wspi_lmk (0x0148、0x02);

SPI::wspi_lmk (0x0149、0x42);

SPI::wspi_lmk (0x014A、0x02);

SPI::wspi_lmk (0x014B、0x02);

SPI::wspi_lmk (0x014C、0x00);

SPI::wspi_lmk (0x014D、0x00);

SPI::wspi_lmk (0x014E、0xC0);

SPI::wspi_lmk (0x014F、0x7F);

SPI::wspi_lmk (0x0150、0x00);

SPI::wspi_lmk (0x0151、0x02);

SPI::wspi_lmk (0x0152、0x00);

SPI::wspi_lmk (0x0153、0x00);

SPI::wspi_lmk (0x0154、0x78);

SPI::wspi_lmk (0x0155、0x00);

SPI::wspi_lmk (0x0156、0x78);

SPI::wspi_lmk (0x0157、0x00);

SPI::wspi_lmk (0x0158、0x96);

SPI::wspi_lmk (0x0159、0x00);

SPI::wspi_lmk (0x015A、0x01);

SPI::wspi_lmk (0x015B、0xD4);

SPI::wspi_lmk (0x015C、0x20);

SPI::wspi_lmk (0x015D、0x00);

SPI::wspi_lmk (0x015E、0x00);

SPI::wspi_lmk (0x015F、0x0B);

SPI::wspi_lmk (0x0160、0x00);

SPI::wspi_lmk (0x0161、0x01);

SPI::wspi_lmk (0x0162、0x44);

SPI::wspi_lmk (0x0163、0x00);

SPI::wspi_lmk (0x0164、0x00);

SPI::wspi_lmk (0x0165、0x0C);

SPI::wspi_lmk (0x0171、0xAA);

SPI::wspi_lmk (0x0172、0x02);

SPI::wspi_lmk (0x017C、0x15);

SPI::wspi_lmk (0x017D、0x33);

SPI::wspi_lmk (0x0166、0x00);

SPI::wspi_lmk (0x0167、0x00);

SPI::wspi_lmk (0x0168、0x04);

SPI::wspi_lmk (0x0169、0x59);

SPI::wspi_lmk (0x016A、0x20);

SPI::wspi_lmk (0x016B、0x00);

SPI::wspi_lmk (0x016C、0x00);

SPI::wspi_lmk (0x016D、0x00);

SPI::wspi_lmk (0x016E、0x13);

SPI::wspi_lmk (0x0173、0x60);

SPI::wspi_lmk (0x1FFD、0x00);

SPI::wspi_lmk (0x1FFE、0x00);

SPI::wspi_lmk (0x1FFF、0x53);

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    校正:LMK 上电流为400mA。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    随着输入频率下降、输出时钟抖动更多。 在输入=400MHz 时、输出时钟似乎未被锁定。 要获得稳定的输出时钟、输入时钟频率范围是多少?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您看起来是在分配模式下使用器件、并向 CLKin1提供时钟并通过器件分配时钟。

    您的问题似乎是您使用的是连续 SYSREF。 这将导致连续的 SYSREF 时钟流、这也将复位分频器。 我希望这就是你产生麻烦的原因。 为了进行快速测试、请将所有 SYNC_DIS#位编程为1。

    有关编程使 JESD204B 系统正常运行的示例、请参阅数据表第9.3.2.1.1节。 请注意步骤3。

    73、
    Timothy
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Timothy、

    感谢您的回复。 问题是为什么 SYSREF 在800MHz 时稳定、但在600MHz 时抖动。 两者都使用连续 SYSREF。 我将在明天尝试您的 SYNC_DIS#位。

    谢谢、
    Cindy
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Cindy 您好、

    SYSREF 信号由 SYSREF 分频器生成。 SYSREF 信号能够自行复位。 这可能会导致某些频率的 SYSREF 稳定、具体取决于与重置分频器所需的流水线时间之间的某种周期性关系。 至少这是我对你所看到的内容的猜测。

    当您说输出稳定在800MHz 时、您是否确认从 SYSREF 输出获得了5MHz 50%占空比信号?

    我想说我认为正在进行的事情、"让自己一步一步"。 让我知道发生了什么、请注意还有 SYNC_DISSYSREF 位。

    73、
    Timothy
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    输入=800MHz 时、

    * reg0x144=0xFF、SDCLKOUT3上的输出稳定为5MHz 50%占空比

    * reg0x144=0x80、SDCLKOUT3上的输出稳定为5MHz 50%占空比

    * reg0x144=0x7F、SDCLKOUT3上的输出稳定为66.7MHz 50%占空比

    在输入=752MHz 时、

    * reg0x144=0xFF、SDCLKOUT3上的输出抖动为4.7MHz 50%占空比(请参阅随附的视频)

    * reg0x144=0x80、SDCLKOUT3上的输出与上述相同。

    * reg0x144=0x7F、SDCLKOUT3上的输出抖动为1GHz~2GHz

    在输入<736MHz 时、例如640MHz、

    * reg0x144=0xFF、在电路板1的 SDCLKOUT3上无输出。 (请注意、电路板2上的占空比为5MHz 50%。  下面是电路板1的结果。)

    * reg0x144=0x80、无输出

    * reg0x144=0x7F、无 outpute2e.ti.com/.../LMK0828_5F00_input640MHz.MOV

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Cindy 您好、

    现在的工作频率为800 MHz、这一事实向我表明、可能存在一些单一的强度问题。

    我将确认良好的信号完整性和 CLKin1路径的端接。

    73、
    Timothy