This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2592:相对于 TicsPro GUI 的 RFoutA 计算参数

Guru**** 1640390 points
Other Parts Discussed in Thread: LMX2592, TIDA-00626, PLLATINUMSIM-SW
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/675540/lmx2592-calculation-parameter-for-rfouta-with-respect-to-ticspro-gui

器件型号:LMX2592
主题中讨论的其他器件: TIDA-00626PLLATINUMSIM-SW

尊敬的、

我一直致力于 TI 的参考设计、即包含 LMX2592 IC 的 TIDA-00626。 我需要一个正确的数学计算、该计算说明我们如何在 TICSPRO GUI 中实现 RFoutA、以及通过更改其他参数来手动计算 rfoutA 的公式是什么。 参考频率为100MHz、假设 RFoutA 为2.5GHz、我们实现2.5GHz 的内部计算是什么、请帮助我进行这方面的数学计算、因为我对此非常感兴趣。 请就此提供适当的参考或计算

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Pratik、

    它将如下所示:

    RFoutA = 2500MHz
    Fvco = 2x2500MHz = 5GHz
    (您需要选择输出分频器、以便 VCO 是2500MHz 的倍数、并且处于 VCO 范围内)。

    相位分频器选择有许多选择、它必须是 OSCin 频率的2倍、或对 OSCin 频率进行分频。 2倍 OSCin 频率为200MHz、因此我会选择这一频率、因为较高的相位检测器频率可实现更好的相位噪声。

    此致、
    Dean
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的、

     IA 感谢您提供的回答、并善意地阐明了我的一些顾虑。

    1. 在 TICS PRO GUI 中、电荷泵增益在改变电荷泵增益时对输出产生的影响是什么。 为了测试输出、我只使用频谱分析仪、而不使用相位噪声分析仪。
    2. 当我们选择 SEG 1和 SE2时、通道分频多路复用器的作用是什么。 每个段的意义是什么。
    3. 将输出 MUX 更改为 VCO 而不是 CHDIV 会产生什么影响?
    4. 我们可以通过 TICS Pro GUI 中的 VCO 校准块实现的目标
    5. mash 和 mash_dither 的重要性是什么

    请尽快清除我的双倍字、因为我需要准备有关 PLL 工作的所有信息。 由此给您带来的不便、我们深表歉意

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Pratik、
    电荷泵增益是环路滤波器带宽的关键参数。 带宽会影响杂散和相位噪声。 如果您选择窄范围、则可能会看到环路带宽。 如果您更改电荷泵增益、则会影响该带宽。

    2.通道分频器分为3个分段,以实现最佳性能并最大程度地降低电流消耗。 对于较小的分频值、通道分频器可能不需要全部3个段、因此它会将未使用的分频段断电。 因此、当段断电时、您不想选择此选项。 TICSPro GUI 显示了其工作原理;如果您在输出中输入频率、它会配置通道分频器和通道分频器多路复用器。

    3.如果您选择 VCO 的输出分频器、则无论 CHDIV 多路复用器的状态或 SEG1、SEG2和 SEG3的状态如何、VCO 都会路由到输出。 当您需要3350MHz 或更高的频率时、您不希望使用通道分频器、因此您将此多路复用器设置为 VCO。

    4.只要您使用 FCAL_EN=1对寄存器 R0进行编程(或者您只需加载所有寄存器)、就会完成 VCO 校准。 用户控件页面上有一些设置、允许用户缩短 VCO 校准时间、但这需要进行一些实验、并可能降低相位噪声。

    mash 和 mash_dither 会影响小数杂散和相位噪声。 这些模型在 PLLatinum Sim 软件中建模、网址为:ti.com/tool/PLLATINUMSIM-SW、我们的在线 PLL 参考文献中也进行了深入讨论、网址为 ti.com/tool/PLL_BOOK。

    此致、
    Dean