请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LMX2594 主题中讨论的其他器件:ADC12DJ3200、 LMX2582、 LMK04828、 TIDA-01410
尊敬的先生:
我们已经在使用2个 ADC12DJ3200器件、方法是提供 LMX2582的通用时钟、并使用 SYSREF 和 Tapd 验证这两个芯片之间的相位同步。
现在、我的要求是放置两个 ADC (替换为4Gsps 器件)并针对不同的采样频率和相位同步更改时钟方案两个2个 LMX2594和一个 LMK04828。
我的怀疑是、
1.我的做法是否可能做到这一点。
2.我没有清楚地了解如何在不同采样频率下使用 SYSREF 同步 ADC 以及从 LMX2594和 LMK04828同步。
我已经阅读了应用手册《适用于 DSO、雷达和5G 无线测试仪的多通道 JESD204B 15GHz 时钟参考设计》、对此我有疑问、
3.A 我是否可以使用外部 VCXO 而不是单环路 PLL 以嵌套0延迟模式继续。
3.b.. 没有关于 SYSREF 生成的明确信息、LMK04828是生成 sysref 还是生成 lmx2594?
3.C. 如果 LMK04828正在生成 SYSREF/SYNC。 这是否是恒定/定期/脉冲式?
请就此向我提供帮助。
此致、
Bharath