This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828BEVM:SDCLK 无输出

Guru**** 2387830 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/686167/lmk04828bevm-sdclk-no-output

器件型号:LMK04828BEVM

我使用的 LMK04828B 评估板的配置与我计划在设计中使用的配置相同。 这是非常简单直接的 JESD204B 时钟分配器。  

我在 OSCin 中有一个外部10MHz 时钟源、用于驱动 PLL2和 VCO0 = 2400MHz。 PLL2被锁定、我在 DCLK 输出(100MHz LVDS)上看到所需的时钟。 但是、我在 SYSREF/SDCLK 输出上看不到我所需的12.5MHz。 我知道 IC 的输出正常工作、因为我可以将 SDCLK 输出设置为"器件时钟"、我看到100MHz 输出。 恢复到"SYSREF"只是提供直流输出、而没有时钟。

所有内容都可以正确设置为连续12.5 MHz、我已经尝试了"尝试"和"错误"单击框、但没有结果。

保存.TCS 文件(如果有用)。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 David:
    是否可以再次附加您的 TICSpro 文件? 由于门户不允许附加.TCS 格式、您必须将其压缩并附加。
    此致
    Puneet
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    e2e.ti.com/.../LMK0828EVM_5F00_SETUP.zipe2e.ti.com/.../LMK0828EVM_5F00_SETUP.zip

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好、David

    我看了一下您的配置、对我来说很好。 您应该设置 SYNC_EN=1、SYSREG 输出随后应该正常工作。

    此致

    Puneet

    “如果您的问题得到了解答,请单击“此已解决的我的问题”按钮。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的、这是令人尴尬的。 根据您的建议、它现在可以正常工作。 我还体验了各种 SYSREF 时钟模式(脉冲等)、它们也起作用。  

    感谢您的帮助!