请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LMK04610 您好!
我计划在我的新设计中使用 LMK04610。 对于设计中的 CPU、我需要在复位后(在芯片编程之前)立即使用运行时钟。
因此、我决定在复位后立即使用仅驱动 PLL1的 OSCout 输出(PLL2旁路模式、数据表中的图53)、稍后我计划切换到双 PLL 模式(数据表中的 PLL2图51)。
我的问题:
- 仅 在 PLL1 (PLL2旁路模式)和双 PLL 模式之间、OSCout (频率为122.88MHz 时)的 SSB (dBc/Hz)相位噪声差是多少?
- 在上述模式之间切换时、我应该预计 PLL 会失锁 或任何其他漂移?
此致、
梅纳哈姆