This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04610:LMK04610

Guru**** 2502205 points
Other Parts Discussed in Thread: LMK04610

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/705462/lmk04610-lmk04610

器件型号:LMK04610

您好!

我计划在我的新设计中使用 LMK04610。 对于设计中的 CPU、我需要在复位后(在芯片编程之前)立即使用运行时钟。

因此、我决定在复位后立即使用仅驱动 PLL1的 OSCout 输出(PLL2旁路模式、数据表中的图53)、稍后我计划切换到双 PLL 模式(数据表中的 PLL2图51)。

我的问题:

  1.  仅 在 PLL1 (PLL2旁路模式)和双 PLL 模式之间、OSCout (频率为122.88MHz 时)的 SSB (dBc/Hz)相位噪声差是多少?
  2. 在上述模式之间切换时、我应该预计 PLL 会失锁 或任何其他漂移?

此致、

梅纳哈姆

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Menachem、

    Vcc 上电后、LMK04610 OSCout 将具有作为 VCXO 副本的输出信号。 您无需将其编程为仅 PLL1模式。 此时、PLL1和 PLL2不工作、VCXO 在自由运行模式下运行。 OSCout 的输出相位噪声与 VCXO 非常相似、只是在远端、由于输出缓冲器的本底噪声、相位噪声可能更高一些。
    当 PLL1被接合(PLL1模式或双 PLL 模式)时、接近相位噪声将降低(取决于 PLL1环路带宽和输入时钟的相位噪声)。
    编程前、VCXO 可自由运行。 编程期间、VCXO 将移动、直到锁定。 锁定检测仅在满足编程的锁定标准时指示锁定。