请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LMK04828 主题中讨论的其他器件:LMK04826、 LMK04832
我们正在尝试使用 PLL2的120MHz 参考来生成800MHz 时钟。 我们使用2.4GHz 的 VCO0。
我们观察到2.4GHz 在-38dBm 时泄漏到电源引脚(VCC_VCO)、在 CPUout2处泄漏到-45dBm。 (我在旁路线路电容器上使用了10 PFS)
但是、如果我们 在 3GHz 时切换到 VCO1 (将基准更改为100MHz)、则电源引脚和 CPUout2的泄漏电平为-60dBm。
请您解释一下吗? 是否有办法减少泄漏?