This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2594:PLL 锁定后的 LMX2594频率漂移规格

Guru**** 2551900 points
Other Parts Discussed in Thread: LMX2594

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/719422/lmx2594-lmx2594-frequency-drift-spec-after-pll-locked

器件型号:LMX2594

尊敬的 TI 专家:  

频率从4GHz 跳频到4.6GHz。

PLL 锁定后的频率漂移规格是多少?

我的系统要求:频率漂移在4.6GHz 时为+/-100Hz。

如果我使用频谱分析仪测试频率漂移、我应该设置什么 RBW 频率以获得正确答案?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Derek、

    由于 LMX2594锁定到基准、因此相对于该基准的频率漂移为0Hz。  但是、输入基准(不是我们的器件)可能会漂移、我们的器件将跟踪该漂移。

    换句话说、如果您使用100MHz 输入基准并将我们的 PLL 锁定到4.6GHz、那么输出将始终恰好是输入频率的46倍。  因此、如果输入基准恰好保持在100MHz、那么 LMX2594将恰好保持在4.6GHz。  但是、如果100MHz 输入基准漂移的频率比此高1ppm、那么 LMX2594也将遵循此标准、并且频率也会比此高1ppm。

    此致、

    Dean