This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2492EVM:LMX2492EVM 相位检测器频率容差

Guru**** 2387830 points
Other Parts Discussed in Thread: LMX2492EVM, PLLATINUMSIM-SW
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/728157/lmx2492evm-tolerance-on-lmx2492evm-phase-detector-frequency

器件型号:LMX2492EVM
主题中讨论的其他器件: PLLATINUMSIM-SW

大家好!

我使用 DDS 生成我向 LMX2492EVM OSCin 提供的50MHz 正弦波。 我使用内部倍频器获取高达所需100MHz 相位检测器频率的信号。

到目前为止、这种情况一直很好、但是如果我生成51.282MHz 正弦波、导致102.564MHz 相位检测器频率、我项目的另一部分将得到显著改善。

这是可以容忍的、性能方面的影响是什么? 我很感激评估板上有无源滤波器、它们只能在特定频带内工作。

感谢您的帮助!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Darryn:

    您可以使用 PLL SIM (www.ti.com/tool/pllatinumsim-sw)来检查产生的环路带宽和相位裕度。 当您增加相位检测器频率时、环路带宽将增加、通常您将获得更好的带内相位噪声。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Noel、您好!

    感谢您的快速响应。 我将很快查看 pllatinumsim-SW。 我想重申一下、我正在使用评估板、其数据表指定了100MHz 的相位检测器频率。 如果可以使用更高的频率实现更好的性能、我会很高兴、但我很困惑、如果是这样、为什么没有指定可接受频率的频带?

    再次感谢您的响应。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Darryn:

    只要 VCO/N = FPD、PLL 就会锁定。
    如果更改了 FPD、您还可以调整 N 以保持上述关系。
    设计环路滤波器时、您需要指定环路带宽、相位裕度、FPD、电荷泵电流等
    环路滤波器固定后、如果您更改 FPD 或电荷泵电流、您将获得不同的环路带宽和相位噪声。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢 Noel 的帮助、让一切都清除了。

    此致